2012年《数字电路与逻辑设计》综合测试题四及答案.docVIP

  • 112
  • 0
  • 约5.07千字
  • 约 9页
  • 2017-07-09 发布于江西
  • 举报

2012年《数字电路与逻辑设计》综合测试题四及答案.doc

2012年《数字电路与逻辑设计》综合测试题四及答案

《数字电路与逻辑设计》试题4 班级:________ 姓名:________ 学号:________ 成绩:________ 填空题(10) 1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 唯一的,而其标准表达式唯一的。 2.任意两个最小项之积为 ,任意两个最大项之和为 。 3.对于逻辑函数,为了化简,利用逻辑代数的基本定理,可表示为,但这可能引起 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为。 4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为 。 5.在3.3V供电的数字系统里,所谓的高电平并不是一定是3.3V,而是有一个电压范围,我们把这个电压范围称为 容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为 容限。 选择题(10) 1.在下列程序存储器的种类中,可在线改写的有 。 a. PROM; b. E2PROM; c. EPROM; d. FLASH_M 2.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小、能耗最低、能得到普及应用的实现方式是 。 a. 机械式; b.电磁式; c. 分立元件式; d. 集成电路 3.在数字电路中,根据电路是否具有反馈记忆功能,将其分为组合逻辑电路和时序逻辑电路两种。下列各项中,为组合逻辑电路的是 ,为时序逻辑电路的是 。 a. 触发器; b. 译码器; c. 移位寄存器;d. 计数器;e. 加法器; f. 编码器; g. 数值比较器; h. 寄存器; i. 多路选择器 4.卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。 a. 二进制码; b. 循环码; c. ASCII码; d. 十进制码 5.在可编程逻辑芯片中,有PROM、PAL、GAL、CPLD等多种结构方式,其中PROM是 ,PAL是 ,GAL是 ,CPLD是 。 a. 与阵列可编程; b.或阵列可编程; c. 与或阵列皆可编程 简答题(50) 1.分别画出JK和D触发器的电路符号图,并分别画出将JK触发器转换成D触发器以及将D触发器转换成JK触发器的电路连接图。 2.三个人在做翻手掌游戏,当有一位出掌信息(掌心、掌背)与其他两位不同时,该位出局。请按组合逻辑电路设计的步骤,写出表示所有出局可能的函数表达式,并画出其电路图。 3.请分别说明A/D与D/A转换器的作用,说明它们的主要技术指标,并进一步说明在什么情况下必须在A/D转换器前加采样·保持电路。 4.用ROM构成能实现函数的运算表电路(注:输入x为3位二进制数B2、B1、B0,输出y为5位二进制数Y5、Y4、Y3、Y2、Y1、Y0)。 5. 请分别写出图5.1和图5.2的表达式。 分析设计题(30) 请设计一个两位二进制比较电路(进行比较的两个两位二进制数分别为A1、A0和B1、B0)。 2.用J-K触发器设计一个七进制可逆计数器,要求当X=1时,进行加1计数;当X=0时,进行减1计数,并判定它们能否自启动。 《数字电路与逻辑设计》试题4 参考答案 填空题(10) 1.任何有限的逻辑关系,不管多么复杂,其逻辑函数都可通过逻辑变量的与、或、非三种运算符加以实现,但逻辑函数的一般表达式 不是 唯一的,而其标准表达式 是 唯一的。 2.任意两个最小项之积为 0 ,任意两个最大项之和为 1 。 3.对于逻辑函数,为了化简,利用逻辑代数的基本定理,可表示为,但这可能引起 0 型险象,因为在B=1、C=1时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为。 4.当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为 39 。 5.在3.3V供电的数字系统里,所谓的高电平并不是一定是3.3V,而是有一个电压范围,我们把这个电压范围称为 高电平 容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为 低电平 容限。 选择题(10) 1.在下列程序存储器的种类中,可在线改写的有 b d

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档