第三章 6.2 STMP3410 MP3播放机.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
6.2 STMP3410 MP3播放机 STMP3410就是Sigmatel 3410芯片占据着MP3芯片市场,其价格低廉、良好的程序移植性的特点曾为它在2003年抢占到80%解码芯片的市场份额。该芯片的音质表现一般,多用在中、低档产品上采用Sigmatel 3410解决方案的MP3播放机主要有Maycom XP168R,DEC M220R系列、DEC M168R,Hyunwon DAH800,MSC ha128,MSC h128、爱国者的月光宝盒系列、音子弹MU320、联想F300/F3310以及朝华的75xx系列。STMP3410方案的MP3电路大同小异,一般与公版电路差别不大,故下面分析STMP3410方案的公版电路。 一、ST3410主芯片: ST3410主芯片具有USB下载传输支持;硬件MP3/WMA解码支持,并可通过固件升级来支持其它音乐格式;支持WMA版权管理和其他的音乐安全格式;内含一个预置于芯片内的唯一的只读ID号以用于各种数字媒体版权管理;芯片内置固化高效DC-DC转换器; LED/LCD显示驱动;录音和回放音量控制;FM收音机输入和调谐控制;3个数字信号输入: Line_In (立体声)、FM_In (只有144针包装支持)和麦克风(单声道)等等特点。提供100针TQFP,144针TQFP,and 144针FPBGA三种不同的芯片封装。 图6-2 ST3410主芯片 二、STMP3410芯片原理框图由原理图我们可以看出,“主芯片”是以解码DSP(数字信号处理器)为核心的,集成了各种接口控制芯片和控制电路,所以它的实际作用已经远远不止是解码芯片了,但现实中人们仍然习惯性地称它们为“解码芯片”。 图6-3 STMP3410芯片原理框图SIGMATEL STMP3410 MP3播放机电路分析 除了STMP3410 主电路外,STMP3410 MP3播放机包括若干外围电路: 1. STMP3410 图6-4 STMP3410主电路 图6-4是采用100引脚TQFP封装的STMP3410应用电路图。主芯片的75,74脚(xtali和xtalo)分别是高频晶振输人端和输出端,外接晶振Y1和电容C26, C27,与内部电路共同组成频率为24.576MHz的晶体振荡器,作为芯片内电路的基准振荡源。主芯片的外接存储器数据总线端口GP24_d0~GP31_d7(对应引脚为30~37)用于数据的传输,分别与闪存的I/O1~I/O7(数据输人/输出端口)对应连接,对数据进行读写。主芯片的81脚(USB_dminus)、80脚(USB_dplus)用于USB的数据传输。另外,主芯片具有多个GPIO(通用输人输出端口),输人输出信号用于对芯片和相应外围电路(如按键、显示和收音等电路)进行功能控制和操作等,从而控制、显示机器工作状态。电路中标示为GND的是一般的接地或数字地;标示为AGND ,含义是模拟(电路)地。 2.主存储器模块(MAIN MEMORY) 主存储器模块,可以是NAND FLASH或EEPROM和SMC新式多媒体卡。大多使用的是闪存NAND FLASH。因为,HAND闪存具有快速读写循环、数据硬件保护、可擦除、I/O端口命令/地址/数据线复用和接口便利等特点,适合于高密度的数据和文件存储。 根据产品型号和容量不同,主要采用三星的K9F1G08U0M(容量128MB)、K9F2G08U0M(256MB)、K9K1G08U0M(128MB)、K9K2G08U0M(256MB)、K9K4G08U0M (512MB)等。K9K和K9F系列闪存的工作电压:2.7V~3.6V;擦写次数:100k(10万次);数据保存:10年。在MP3播放器中,常用的闪速存储器还有HY公司和东芝的产品,如HY27UF082G2M(128MB)、TC58NVG0S3AFT(128MB)和TC58NVG1S3AFT (256M)等。 图6-5 MAIN MEMORY模块 图中闪存的I/O0一I/O7(数据输入/输出端口)对应连接至主芯片STMP3410的总线端口d0~d7 (30~37脚),相互进行数据传输。R/ 是就绪/忙输出R/处于低电平时,表示有编程、擦除或随机读操作正在进行操作完成后,R会自动返回高电平。读使能端,用于控制数据的连续输出,并将数据送到I/O总线。只有在的下降沿时,输出数据才有效,同时,它还可以对内部数据地址进行累加。片选端低电平时用于控制设备的选择。当设备忙时为高电平被忽略,此时设备不能回到备用状态。CLE指令锁存端,用于激活指令到指令寄存器的路径,并在上升沿且CLE为高电平时将指令锁存。ALE地址锁存端用于激活地址到内部地址寄存器的路径,并在上

文档评论(0)

xiaofei2001129 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档