ISE设计工具简介和快速入门.pdfVIP

  1. 1、本文档共67页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ISE设计工具简介和快速入门.pdf

Hunter hunter.sun@ 第四章 ISE 6.x 设计工具简介和使用 §4.1 概述 本章将详细介绍Xilinx 公司新的高性能设计开发工具ISE(Integrated Software Environment),并以第六版本进行讲解和演示。Xilinx 根据不同的用户,分别提供四种不 同功能的设计开发工具:ISE WebPACK,ISE Foundation,ISE BaseX和ISE Alliance。 (1) ISE WebPACK 版: 该软件为全免费版,可通过 Xilinx 网站直接下载。支持包括XC95*/XC95*XL/XC95*XV 、 CoolRunner XPLA3、CoolRunner-II 全系列 CPLD ;以及 Spartan-II/Spartan-IIE 全系列 FPGA ;Spartan-3 系列器件中的 XC3S50 、XC3S200 、XC3S400 ;Virtex-E 部分 FPGA(V50E-V300E)器件;Virtex-II 部分 FPGA(2V40-2V250)器件;Virtex-II Pro 部分 FPGA(2VP2)器件。集成了 XST(Xilinx Synthesis Technology)综合工具。但不支持 Core Generator(核生成)工具和 PACE(引脚和区域约束编辑器)。 (2 ) ISE Foundation 版: 该软件为完全版。提供了设计开发工具的所有功能.支持 Xilinx 的全系列逻辑器件产 品。并集成了XST(Xilinx Synthesis Technology)综合工具。支持 Core Generator(核生成) 工具和 PACE(引脚和区域约束编辑器)。 (3 ) ISE BaseX 版: 该软件为部分受限版。即支持 XC95*/XC95*XL/XC95*XV 全系列 CPLD; CoolRunner XPLA3 全系列 CPLD;CoolRunner-II 全系列 CPLD ;以及 Spartan-II/Spartan-IIE 全系列 FPGA;Spartan-3 系列器件中的 XC3S50 、XC3S200 、XC3S400 ;Virtex/Virtex-E 部分 FPGA(V50/V50E—V600/V600E)器件;Virtex-II 部分 FPGA(2V40--2V250)器件;Virtex-II Pro 部分 FPGA(2VP2、2VP4、2VP7)器件。其他功能与 ISE Foundation 相同。 (4 ) ISE Alliance 版: 支持 Xilinx 的全系列逻辑器件产品。但不包含XST(Xilinx Synthesis Technology)综合 工具。 此外,在 Xilinx 最新推出的集成软件环境(ISE)软件 ISE 6.1i 版和 ChipScope Pro 6.1i 版中,可提供比最接近的竞争产品高 30%的性能、高25% 的逻辑利用率以及低 50%的设计 成本。并可帮助工程师快速容易地实现时序收敛,从而降低总体设计成本以及整个设计流程 所花费的时间。新版本软件允许客户利用 Xilinx 的下一代增强千兆位 (MultiGigabit) 串行 I/O 收发器和对采用 90nm(纳米)工艺技术的 FPGA 进行设计。集成了 XPower 热能分析软件, 能够方便地进行功耗统计和分析。 ISE 6.1i 软件还提供了可加强现有可编程设计流程并可适应客户特有设计方法的设计 选项。一种名为高级引脚输出与区域约束编辑器(PACE)的管理工具来简化器件 IO 规范,包 括交互式电压支持和差分对识别指南。ISE Floorplanner(ISE 布局规划器)工具中所提供的增 量设计、模块化设计、宏生成器和区块规划功能可使设计时间比传统设计方法缩短多达 50% 。这些都可大大缩短重新编译时间并提供基于小组(team-based)的设计性能优势。 ChipScope Pro 6.1i 实时验证软件与 ISE 项目浏览器的集成更为紧密,可更方便地选择和插 入验证核心、定义信号监测点,同时为整体设计流程提供实时调试规划能力。新的虚

您可能关注的文档

文档评论(0)

zhoujiahao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档