- 1、本文档共9页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字钟打铃系统
《数字电子技术基础》课程设计报告
题目名称 数字钟打铃系统
班 级
姓 名
学 号
同组者
成 绩
计算机与信息工程学院
目录
一、题目和名称…………………………………………………………………………………3
二、摘要…………………………………………………………………………………………3
三、设计任务及要求……………………………………………………………………………3
四、数字钟打铃系统组成框图…………………………………………………………………3
五、单元电路设计………………………………………………………………………………3
1、信号源………………………………………………………………………………… 4
2、时钟电路……………………………………………………………………………… 4
3、校时电路……………………………………………………………………………… 5
4、闹钟电路……………………………………………………………………………… 5
六、完整电路图…………………………………………………………………………………8
七、组装调试……………………………………………………………………………………8
八、实验器件……………………………………………………………………………………9
九、设计优点和不足……………………………………………………………………………9
十、心得体会……………………………………………………………………………………9
十一、参考文献…………………………………………………………………………………9
一、题目和名称
数字打铃系统
二、摘要
数字钟打铃系统是一种用数字显示秒、分、时的计时装置,与传统的机械钟相比,它具有走时准确、显示直观、无机械传动装置等优点,因而小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟,得到了广泛的应用。在控制系统中,数字电子钟打铃系统也常用来作定时控制的时钟源。本次设计的数字钟打铃系统在电路中加入了校时电路和定时闹钟电路,能分别对时、分进行手动脉冲输入或连续脉冲输入的校时,可设置六个时间分别进行响铃。
三、设计任务及要求
用中、小规模集成电路设计一个数字钟打铃系统,能实现以下功能:
1. 由晶体振荡器电路(或555定时器)产生1Hz的标准“秒”信号。
2.“秒、分计数器”为00 ~ 59的六十进制计数器。
3.“时计数器”为00 ~ 23的二十四进制计数器。
4.走时精度要求每天误差小于1秒。
5.具有校时功能。即只要将开关置于校时位置,可分别对“秒、分、时”进行手动脉冲输入或连续脉冲输入的校正。
6.可设置六个时间,数字钟定时打铃,响铃时间10秒。
四、数字钟打铃系统组成框图
数字钟的工作原理是,振荡器产生稳定标准的1Hz脉冲信号,将标准脉冲送入秒计数器,秒计数器计满60s后向分计数器进位,分计数器计满60min后向小时计数器进位,时计数器计满24后,时、分、秒计数器同时自动复位为0然后考试新一天的计数。时、分、秒计数器分别把输出的状态输入到4为LED7段显示器显示出来。校时电路是用来对时、分、秒显示数字进行校对调整的。闹钟电路是对设定的六个时间分别进行响铃
五、单元电路设计
1、信号源(秒脉冲):
秒脉冲由555定时器构成的多谐振荡器产生。
多谐振荡器频率:
取R1=15KΩ,R2=68KΩ,C1=10uF, C2=10nF,f=1Hz
在NE555定时器输出端加施密特触发器可对方波整形。
2、时钟电路
秒信号经过秒计数器、分计数器、时计数器之后,分别得到“秒”个位、十位,“分”个位、十位及“时”个位、十位 的计时输出信号,然后送到显示器,以便实现用数字显示时、分、秒的要求。“秒”和“分”计数器应为六十进制,即显示00~59。而“时”计数器应为二十四进制,即显示00~23。要实现这一要求,可选用中规模集成计数器74LS160 ,时、分、秒均采用整体置数法连接,电路图如下:
3、校时电路
在电路运行出现误差时,需要对电路进行时间的校准。置开关在校时的位置,可分别对时、分、秒进行单独技术,计数脉冲由单次脉冲和连续脉冲输入。电路如下
4、闹钟电路
利用上边的二十四进制和六十进制的计数器作为信息的比较源之一,另外利用四片数值比较器74LS85对小时的个位和十位以及分钟的个位和十位进行比较,如果与设定的时间一样,则产生输出信号1,再利用由与非或门组成的电路驱动蜂鸣器的鸣叫,鸣叫的时间是10秒钟。
文档评论(0)