基于FPGA音乐播放器设计1.docVIP

  1. 1、本文档共29页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA音乐播放器设计1

目录 TOC \o 1-3 \h \u HYPERLINK \l _Toc294547280 第1章 绪论 PAGEREF _Toc294547280 \h 2 HYPERLINK \l _Toc294547281 1.1 研究背景 PAGEREF _Toc294547281 \h 2 HYPERLINK \l _Toc294547282 1.2 可编程逻辑控件FPGA PAGEREF _Toc294547282 \h 2 HYPERLINK \l _Toc294547283 1.3 开发语言VHDL PAGEREF _Toc294547283 \h 4 HYPERLINK \l _Toc294547284 1.4 开发环境MAX+PLUSⅡ PAGEREF _Toc294547284 \h 5 HYPERLINK \l _Toc294547285 1.5 研究思路及主要工作 PAGEREF _Toc294547285 \h 5 HYPERLINK \l _Toc294547286 第2章 系统设计 PAGEREF _Toc294547286 \h 6 HYPERLINK \l _Toc294547287 2.1 系统原理 PAGEREF _Toc294547287 \h 6 HYPERLINK \l _Toc294547288 2.1.1 音调的控制 PAGEREF _Toc294547288 \h 7 HYPERLINK \l _Toc294547289 2.1.2 音长的控制 PAGEREF _Toc294547289 \h 7 HYPERLINK \l _Toc294547290 2.2 系统结构 PAGEREF _Toc294547290 \h 8 HYPERLINK \l _Toc294547291 第三章 各模块设计与仿真 PAGEREF _Toc294547291 \h 8 HYPERLINK \l _Toc294547292 3.1 定制音符数据 PAGEREF _Toc294547292 \h 8 HYPERLINK \l _Toc294547293 3.1.1定制音符数据ROM的mif文件 PAGEREF _Toc294547293 \h 8 HYPERLINK \l _Toc294547294 3.1.2在MAX+PLUSⅡ下定制的LPM_ROM PAGEREF _Toc294547294 \h 10 HYPERLINK \l _Toc294547295 3.2 音符数据地址发生器模块NOTETABS PAGEREF _Toc294547295 \h 11 HYPERLINK \l _Toc294547296 3.3 预置数查表电路模块TONETABA PAGEREF _Toc294547296 \h 12 HYPERLINK \l _Toc294547297 3.4 发声频率产生模块SPEAKERA PAGEREF _Toc294547297 \h 13 HYPERLINK \l _Toc294547298 3.5乐曲播放电路顶层电路 PAGEREF _Toc294547298 \h 14 HYPERLINK \l _Toc294547299 第四章 硬件测试 PAGEREF _Toc294547299 \h 15 HYPERLINK \l _Toc294547300 第五章 结束语 PAGEREF _Toc294547300 \h 15 HYPERLINK \l _Toc294547301 参考文献 PAGEREF _Toc294547301 \h 17 HYPERLINK \l _Toc294547302 附录 PAGEREF _Toc294547302 \h 18 HYPERLINK \l _Toc294547304 致谢 PAGEREF _Toc294547304 \h 24 第1章 绪论 1.1 研究背景 随着电子技术的飞速发展,微电子技术的进步主要表现在大规模集成电路加工技术即半导体工艺技术的发展上,使得本征半导体的工艺水平的线宽已经达到了60nm,并在不断地缩小,面在硅片单位面积上,集成了更多的晶体管。集成电路设计正在不断地向超大规模,极低功耗和超高速的方向发展,电子产品的功能越来越强大,体积越来越小,功耗越来越低。 顺应电子技术的发展趋势,可编程逻辑器件和EDA 技术使设计方法发生了质的变化。把以前“电路设计+硬件搭试+调试焊接”转化为“功能设计+软件模拟+仿真下载”。利用EDA 开发平台,采用可编程逻辑器件CPLD/FPGA 使硬件的功能可通过编程来实现,这种新的基于芯片的设计方法能够

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档