基于fpga进位单元的tdc研究进展2005年:~100 ps bin size - indico.pptVIP

基于fpga进位单元的tdc研究进展2005年:~100 ps bin size - indico.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga进位单元的tdc研究进展2005年:~100 ps bin size - indico

主要内容 基于进位延时单元内插的TDC@FPGA 10 ps 高精度 TDC@FPGA IP 基于TDC@FPGA的通用模块 16通道 100 ps TDC@FPGA通用插件 高密度高精度时间测量插件 基于ACTEL 的TDC@FPGA 高精度时间测量技术的应用 TDIG插件 1.工作在甚高精度模式下的HPTDC实现高精度的时间测量; 2.每个插件用9片HPTDC实现72个通道的高密度测量。 北京BESIII TOF端盖升级 TDIG插件 TDIG插件实物图 1.信号输入 -3个高密度连接器 -24 通道/连接器 2.时间测量: 9 HPTDCs, RMS20ps 4.CPLD -VME 接口,与FPGA通信 3.FPGA -配置 9片HPTDC -读取HPTDC的数据,并 对数据进行组装和打包 TDIG插件的测量结果 测试板 TDIG插件 5 米电缆 三通 VME机箱 信号源 延迟线法测量TDIG插件的性能 @2011年3月份科大快电子学实验室 某个通道的数据统计直方图 24个通道的RMS值散点图 TDIG插件宇宙线测试 T0/Trigger T0/Trigger FEE Gas Mixture HV Disc/Coin PC 9U/6U VME TDIG VME Bridge QDC ETOF-MRPC 2011年5月份,科大 宇宙线测量结果 某个通道的时间测量精度 24个通道的RMS值散点图 束流实验测试结果 Proton 束流测试的部分结果 2011年6月份,北京高能所 其他应用 中国工程物理研究院64通道TDC 0.75 ns Bin, 0.5 ns RMS 德国CBM TOF电子学 16通道TOT测量, 30 ps Bin, 20ps RMS 自由空间量子通信地面验证系统 50 ps Bin, 50 ps RMS 西藏羊八井LHAASO WCDA 18通道数字化插件 White Rabbit Project的改进 * * * * * * * * * * 本版本的FPGA TDC增加了IP 和TRIGGER MATCHING功能; 分为两个版本: 版本1为普通的tdc(Plain TDC,和Waveunion 相对),时间测量精度为20 ps RMS, 50 ps BIN,占用了大约20%的逻辑资源 版本2为WaveUnion TDC,占用了60%的逻辑资源 * * * * * 空间探测,尤其是深空探测,对元器件的抗辐照性能要求十分严格,时间测量精度也因此受到较大的制约,在抗辐照性能出色的ACTEL反熔丝型FPGA上实现TDC是一个提高时间测量精度的很好的解决方案。在低空探测中,由于工作环境辐射较低,器件的选择尚未受到太多的束缚:PAMELA实验,2006年发射,用于空间反物质探测,其利用线性放电型TDC实现了50ps的测量精度,AMS-02实验是2011年升空的国际空间站中的粒子探测器,其则利用工业级芯片HPTDC实现了25ps的时间测量精度。Cluster,FAST(20世纪末)实验主要用于对太阳风的观测,受到空间辐射环境的影响,利用TAC+ADC的测量方案实现ns量级的测量精度。 ROSETTA(2004年发射)实验主要是对彗星成分进行探测,同样受到空间环境的制约,其利用ACTEL反熔丝器件实现了2ns的时间测量精度。 * Flash型FPGA内部没有进位链资源,因此LSB只能做到440ps左右,而在反熔丝FPGA内部有进位链资源,仿真结果显示,利用FPGA内部进位链实现TDC,可以实现低于80ps的LSB。 * 采用双通道时间差测量法 * 此ppt展示了TDIG插件的实物图及各部分实现的功能。 * 此ppt展示了线延迟法测量TDIG插件性能的测试照片和测试结果。测试用信号源提供测试信号,测试板将信号源的信号转换后由5米差分屏蔽电缆送入TDIG插件进行时间测量。右上角是其中一个通道的数据直方图,RMS值为15ps;右下角为其中的24个通道的RMS值的散点图,均好于20ps。 * 此ppt展示了去年六月北京束流测试的部分结果。束流测试结合MRPC探测器和前端电子学进行的。蓝色的点代表时间测量精度,可见总的时间测量精度均好于45ps。 * Page * University of Science and Technology of China Page * University of Science and Technology of China 高精度时间测量2011年研究进展 核探测与核电子学国家重点实验室(筹) 中国科学技术大学近代物理系 刘树彬 主要内容 基于进位延时单元内插的TDC@FPGA 10 ps 高精

文档评论(0)

yanpizhuang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档