- 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
- 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
- 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
应用工程笔记MT-200
应用工程笔记
MT-200
亚洲技术支持中心 • 电话:4006-100-006 • 电子邮箱:china.support@ • 网址:
降低ADC时钟接口抖动
ADI公司应用工程部
POWER SUPPLY
引言 INPUT
VREF
时钟接口阈值区间附近的抖动会破坏模数转换器(ADC)
DATA
ANALOG
的动态性能,本笔记简要介绍时钟考虑因素和降低抖 INPUT OUTPUT
ADC
动技术。 CLOCK FPGA
INPUT INTERFACE
CONTROL
应用工程笔记教程系列
目录
时钟输入噪声2 频域图 3
时域图 2 相位域图4
压摆率影响3 时钟转换器解决方案5
修订历史
2012年1月—修订版0 :初始版
Rev. 0 | Page 1 of 8
MT-200
时钟输入噪声
时钟接口阈值区间附近的抖动会破坏模数转换器(ADC)的 时域图
时序。例如,抖动会导致ADC在错误的时间采样,造成对
模拟输入的误采样,并且降低器件的信噪比(SNR)。降低
抖动有很多不同的方法,包括改进时钟源、滤波、分频和
时钟电路硬件。本文对如何改进时钟系统提出了一些建
议,旨在实现最佳ADC性能。
dV
时钟和ADC之间的电路噪声是时钟抖动的根本原因。随机
文档评论(0)