时序分析基础.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
时序分析基础

时序分析基础 目的:对时序分析有一个完整的认识 如何核查工作时间 时序分析基础 锁存 比较 锁存沿 设置和保持时间 数据和时钟到达时间 数据必须时间 设置和保持 slack 分析 I/O分析 恢复和消除 时序模型 respect 建立时间: 保持时间: 数据到达时间 时钟到达时间 IO分析:分析IO 执行在同步设计使用同样的SLACK 必须包括外部装置和PCB时序参数 Stable:稳定 异步=同步? 为什么这些计算重要?计算是重要的当时序存在违反。需要能够理解的原因违反 列如:。数据路径太长。要求太短(不正确的分析)。大的时钟偏移意味着门控时钟等。 Timequest 时序分析使用它们:。计算slack方程。术语:dd 详细的时序模型 2种缺省的模型:慢速,快速 慢速:显示慢的可能表现为任何一个单一的路径;时间慢的设备最高运行温度和VCCmin;快速: 为什么两个角落时间模型?第三种模型 产生FAST/SLOW网表:指定一个默认的时间模型,用于创建您的netlist,缺省是SLOW网表 指定的时序快的netlist 具体的操作条件:执行时序分析不同延迟模型,再现现有时机的netlist; 优先已经产生的netlist; 目标:编译SDC文件为PLD简单的校验时序设计约束和复杂设计使用Timequest TA 时序分析日程: Timequest 基本原理;时序约束;例子

文档评论(0)

haihang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档