收音机用锁相环电路—— CSC9256.PDF

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
收音机用锁相环电路—— CSC9256

TEL:0755E-MAIL:panxia168@126.com 收音机用锁相环电路 —— CSC9256 概述 CSC9256是一个数字调谐系统锁相环电路,内置2个预分频系数。CSC9256的所有功能都是通过3根 串行总线控制,适用于高性能的数字调谐系统。 主要特点 * 优化高保真调谐器和汽车音响的数字调谐系统结构 * 内置预定分频值。当输入FMIN信号是在输入频率为30~150 MHz下操作,输入AMIN信号时,在频率 0.5~40MHz下操作。 * 16位可编程计数器,并行输出相位比较器,晶体振荡器和参考计数器。 * 可以使用3.6MHz,4.5MHz ,7.2MHz或10.8MHz晶体振荡器。 * 15种可供参考的频率。(使用4.5M 的晶振l) * 内置20位通用计数器,用来测量中频频率(IFIN1和IFIN2)。 * 锁相环误差检测精度高(±0.55~±7.15μs) 。 * 多个通用I/O管脚可以用作外设电路控制。 * 3个N沟道开漏输出端口(OFF耐压:12V),可用作控制信号的输出。 * 待机模式功能(关闭FM、AM和IF放大器),节约电流消耗。 * 所有功能由3根串行总线控制。 CMOS 结构, 操作电源范围:VDD=5.0±0.5V 管脚排列图 内部框图 第 1 页 共 19 页 极限参数 (Ta=25℃) 参数 符号 参数值 单位 工作电压 VDD -0.3~6.0 V 输入电压 VIN -0.3~VDD+0.3 V N 沟道开漏关闭耐压 VOFF 13 V 功率消耗 PD 300 (200 ) mW 工作温度 Topr -40~85 ℃ 储存温度 Tstg -65~150 ℃ 电气特性 (除非特别说明Ta=–40~85℃ VDD=4.5~5.58V) 参数 符号 最小 典型 最大 单位 测试条件 工作电压 VDD1 4.5 5.0 5.5 V PLL 操作(正常操作) 工作电流 IDD1 — 7 15 mA VDD=5V,XT=10.8MHz ,FM=150MHz 待机状态 晶振电源 VDD2 4.0 5.0 5.5 V PLL OFF 工作电流 IDD2 — 0.8 1.5 mA VDD=5V,XT=10.8MHz ,PLL OFF 工作电流 IDD3 — 120 240 uA VDD=5V,XT 停止,PLL OFF 工作频率范围 晶振频率 fXT 3.6 — 10.8 MHz 连接晶振到 XT 、XTN FM (FM ,FM ) f 30 — 130 MHz FM ,FM 模式,V =0.2V

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档