- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电16(寄存器)
1.数字逻辑概论 2.逻辑代数与硬件描述语言概述 3.逻辑门电路 4.组合逻辑电路 5.锁存器与触发器 6.时序逻辑电路 7.存储器、复杂可编程器件和 现场可编程门阵列 9.模数与数模转换器 8.脉冲波形的变换与产生 6 . 时序逻辑电路的分析与设计 6.1 时序逻辑电路的基本概念 6.2 同步 时序逻辑电路的分析 6.3 同步 时序逻辑电路的设计 6.4 异步 时序逻辑电路的分析 6.5 若干典型的时序逻辑集成电路 *6.6 用Verilog描述时序逻辑电路 6.7 时序逻辑可编程逻辑器件 6.5 若干典型的时序逻辑集成电路 6.5.1 寄存器和移位寄存器 6.5.2 计数器 6.5 若干典型的时序逻辑集成电路 1、 寄存器 6.5.1 寄存器和移位寄存器 寄存器:是数字系统中用来存储代码或数据的逻辑部件。它的主要组成部分是触发器。 一个触发器能存储1位二进制代码,存储 n 位二进制代码的寄存器需要用 n 个触发器组成。寄存器实际上是若干触发器的集合。 8位CMOS寄存器74HC374(同步时序逻辑电路) 脉冲边沿敏感的寄存器 数据流向 1 1 1 1 1 1 0 1 1 1 数据输入输出方式:并行 74HC374功能表 高阻 H H ↑ H 高阻 L L ↑ H 存入数据,禁止输出 H H ↑ L 对应内部触发器的状态 L L ↑ L 存入和读出数据 Q0~Q7 DN CP 输出 内部触发器 输 入 工作模式 八D锁存器74HC373 8位寄存器74HC374 锁存器与寄存器的区别 1、控制信号与输入数据信号之间的时序关系 2、输出是否同时更新状态 2、 移位寄存器 移位寄存器是既能寄存数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件。 按移动方式分 单向移位寄存器 双向移位寄存器 左移位寄存器 移位寄存器的逻辑功能分类 移位寄存器的逻辑功能 右移位寄存器 (1) 基本移位寄存器(同步时序逻辑电路) (a)电路 串行数据输入端 串行数据输出端 并行数据输出端 数据输入方式:串行 数据输出方式:串行、并行 1 1 0 0 0 0 0 0 0 0 0 FF0 FF1 FF2 FF3 1CP 后 2CP 后 1 1 0 1 1 0 3CP 后 0 1 0 1 1 4CP 后 1 1 Q0n+1= DSI Q1n+1 = Q0n Q2n+1 = Q1n Q3n+1 = Q2n 1101 从高位到低位输入 (b). 工作原理 (触发器状态) DSI =1101,从高位开始输入 经过4个CP脉冲有效沿作用后,从DSI 端串行输入的数码就可以从Q0 Q1 Q2 Q3并行输出。 串入?并出 从第4个脉冲有效沿作用开始到第7个作用结束,从DSI 端串行输入的数码就可以从DSO 端串行输出。 串入?串出 思考:可以用锁存器完成移位功能吗? (b). 工作原理 (输出端结果) 1 1 0 0 0 0 0 0 0 0 0 FF0 FF1 FF2 FF3 1 0 1 1 0 1 0 1 1 (2)典型集成电路 内部逻辑图 8位移位寄存器74HC/HCT164 2. 多功能双向移位寄存器 多功能移位寄存器工作模式简图 (1)工作原理 高位移向低位----左移 低位移向高位----右移 实现多功能双向移位寄存器的一种方案(仅以FFm为例) S1S0=00 S1S0=01 高位移 向低位 S1S0=10 S1S0=11 并入 不变 低位移 向高位 (2)典型集成电路 CMOS 4位双向移位寄存器74HC/HCT194 实例:4选1数据选择器 (1)逻辑电路(输入输出端,门结构) 74HCT194 的功能表 7 D3 D2 D1 D0 DI3* DI2* DI1* DI0* ↑ × × H H H 6 H × × × × ↑ H × L H H 5 L × × × × ↑ L × L H H 4 H × × × × ↑ × H H L H 3 L × × × × ↑ × L H L H 2 × × × × × × × L L H 1 L L L L × × × × × × × × × L DI3 DI2 DI1 DI0 左移DSL 右移DSR S0 S1 行 并行输入 时钟 CP 串行输入 控制信号 清零 输 出 输 入 同步置数! * *
文档评论(0)