数控音频放大器广大.docVIP

  • 25
  • 0
  • 约7.36千字
  • 约 19页
  • 2017-07-17 发布于湖北
  • 举报
课程设计报告 课程名称:电子技术应用课程设计 设计题目:数控音频放大器 专业班级:电气121班 设 计 者:陈海兵 学 号:1207300045 指导教师:舒华、黄峥 设计所在学期:2013-2014学年第二学期 设计成绩:__________ 广州大学 机械与电气工程学院 二〇一四年三月二十五日 (一)课程设计题目 数控音频放大器 (二)选题的目的和意义设计与单电源应用场合的标准运算放大器相比,它们有一些显著优点。该四放大器可以工作在低到3.0伏或者高到32伏的电源下,静态电流为MC1741的静态电流的五分之一。共模输入范围包括负电源,因而消除了在许多应用场合中采用外部偏置元件的必要性。[1][2] (3)模拟选择开关选择:模拟选择开关选择CD4051。模拟开关有很多种,如CD4051、74HC4051等。CD4051的工作电源电压范围很宽大约在2.5V~20V,但速度较慢些而74HC4051的工作电源电压范围就没那么宽2V~6V,但速度则快得多,两者相差大约一个数量级。内含输入缓冲器、10级精密电压比较器、1.25V基准电压源及点/条显示方式选择电路等。内部设有迟滞电路,显示不是从一个LED立刻跳到另一个LED,而是平缓过度,可消除噪声干扰,改善输入信号快速变化时引起的闪烁现象。由于内部电阻分压器是浮接的,所以电压测量范围很宽。[3][4] (6)计数器的选择:计数器选择74LS191。74LS191是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能。 (7)译码器选择:译码器选择CD451。CD4511是一个用于驱动共阴极?LED?(数码管)显示器的?BCD?码—七段码译码器。特点:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。 (六)系统框图 图6-1 系统框图 (七)总电路图 (1)总体原理图 图7-1总体原理图 (2)总体PCB图 图7-2 总体PCB图 (八)系统实现基本原理和电路原理 (1)按键防抖动电路 图8-1 NE555按键防抖动电路 引脚 名称 功能 1 GND 地线(或共同接地),通常被连接到电路共同接地。 2 TR 触发NE555使其启动它的时间周期触发信号上缘电压须大于2/3 VCC,下缘须低于1/3 VCC 。    15、1、10、9 D0、D1、D2、D3 并行数据输入端。 3、2、6、7 Q0、Q1、Q2、Q3 输出端。 4 E 计数控制端(低电平有效)。 5 D/U 加减计数方式控制端。 8 GND 地线(或共同接地),通常被连接到电路共同接地。 11 PL 异步并行置入控制端(低电平有效)。 12 TC 进位输出/借位输出端。 13 RCO 行波时钟输出端(低电平有效)。 14 CLK 时钟输入端(上升沿有效).。 16 VCC 正电源电压端 表8-2 74LS191引脚定义 电路分析: D0-D4为并行数据输入端,一开始全部接地则预置数为0,所以一开始从0开始计算。当给CLK一个脉冲时进行一次计算,数值以二进制形式冲Q0-Q3输出。进行加计数时,按下右边的按键,此时或门的2脚输入高电平,而左边的按键未按下,所以或门的1脚输入低电平,最后从1脚输出高电平作为一个脉冲输入到CLK。而74LS191的5脚,即加减计数方式控制端输入为低电平,选择的是加计数,计数值加1。同理,当按下左边的按键时,或门的1脚输出高电平作为一个脉冲输入到CLK。同时74LS191的5脚输入高电平,选择的是减计数,计数值减1。 (3)运放和功放电路 图8-3 运放和功放电路图 引脚 名称 功能 1 V1out 输出1 2 -INPUT1 反相输入1 3 +INPUT2 正相输入1 4 VCC 正电源电压端 5 +INPUT2 正相输入2 6 -INPUT2 反相输入2 7 V2out 输出2 8 V3out 输出3 9 -INPUT3 反相输入3 10 +INPUT3 正相输入3 11 GND 地线(或共同接地),通常被连接到电路共同接地。 12 +INPUT4 正相输入4 13 -INPUT4 反相输入4 14 V4out 输出4 表8-3-1 LM324引脚定义 引脚 名称 功能 1 GAIN 增益设定 2 -INPUT 反相输入 3 +INPUT 正相输入 4 GND 地线(或共同接地),通常被连接到电路共同接地。 5 Vout 输出 6 VCC 正电源电压端 7 BYPASS 旁路 8 GAIN 增益设定 表8-3-2 LM386引脚

文档评论(0)

1亿VIP精品文档

相关文档