FPGA数字音频开发平台构建.pdf

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
杭州自由电子科技 0571 FreeDev FPGA 音频开发环境和平台构建 系统架构2 TLV320AIC23 介绍2 音频采集模块实现3 创建SOPC Builder 用户组件和SOPC Builder 配置 15 Nios II IDE 软件实现 18 FreeDev 支持音频的开发板24 第 1 页 共 25 页 杭州自由电子科技 0571 FreeDev FPGA 频开发环境和平台构建 自由电子 本文通过“自由电子科技”FreeDev 音频开发板和数字应用开发板上的音频部分实现的 分析,详细叙述了在Altera FPGA SOPC 架构下结合NIOS II 软核技术,实现数字音频处理 的过程和方法。是一个非常典型的 FPGA 平台上软硬件协同设计的案例。在此架构的基础 上能非常方便的融合各种音频处理IP core , 各个IP core 组件之间相互独立又能协同工作, 是一个非常理想并且开放的音频测试、开发环境。 系统架构 Fir fillter FreeDev Audio TLV320AIC23 A module V Nios II A Audio Core L Compress O unCompre N IIC control B U S Sram DMA SRAM Interface Control Sdram SDRAM Control FLASH FLASH Interface 在系统框图中蓝色的组件为系统以实现的部分,白色的为可以加入的模块。 TLV320AIC23 介绍 TLV320AIC23 是TI 公司的一款立体声数字音频编解码器,支持8K~96K Hz 采样频率, I2C 配置接口,

文档评论(0)

00625 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档