- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验模板
华东理工大学
实 验 报 告
课程名称: 电子综合设计EDA
小组编号: 9
学号姓名: 罗成
实验地点: 信息楼210
指导老师: 木昌洪
实验名称:实验一 Xilinx 设计流程 实验日期: 实验目的
??新建一个工程
??对设计仿真
??实现设计 2.实验环境
Xilinx 实验主要步骤及内容
rcl
4.问题记录
教师 (签字): 年 月 日
1. 实验名称:实验二 Architecture 和 PACE 2. 实验日期: 3. 实验目的
??使用Architecture Wizard 来配置和实例化DCM元件
??使用PACE分配管脚位置
??实现设计,确保管脚分配有效
??下载并在硬件上测试设计
4.实验环境
Xilinx 5. 实验主要步骤及内容
1配置一个DCM
使用Architecture Wizard来配置一个DCM组件,输入时钟是55MHz
2.在Verilog设计中实例化DCM
3.管脚分配
在硬件上测试设计
6.问题记录
教师 (签字): 年 月 日
1. 实验名称:实验三CORE Generator System 2. 实验日期: 3. 实验目的
??使用CORE Generator创建一个内核
??在HDL中实例化这个内核
??对该HDL执行行为仿真
??在硬件上测试
4.实验环境
Xilinx 5. 实验主要步骤及内容
1.创建工程
2.使用CORE Generator创建一个Core
3.在Verilog代码中实例化Block RAM
4.功能仿真
5.在硬件测试
6.问题记录
教师 (签字): 年 月 日
1. 实验名称:实验四 Chipscope 2. 实验日期: 3. 实验目的
在ISE里面创建一个Chipscope-Pro源
使用Chipscope-Pro创建ILA和ICON 内核,并添加到PicoBlaze设计中
指定 Chipscope Analyzer里的触发选项
下载比特流文件,并在硬件上运行设计
在 Chipscope Analyzer中完成片上验证并观察波形 4.实验环境
Xilinx 5. 实验主要步骤及内容
1.创建工程
2.创建Chipscope-Pro源
3.配置并连接ILA Core
4.指定Chipscope Analyzer选项
5.在硬件上测试
6.问题记录
教师 (签字): 年 月 日
1. 实验名称:实验五 流水灯 2. 实验日期: 3. 实验目的
??掌握编程模块的结构
??建立一个新工程
??对工程进行综合和实现
??生成并下载bit流文件
4.实验环境
Xilinx 5. 实验主要步骤及内容
1. 新建工程
2. 向工程添加源文件
3. 设计综合
4. 设计实现
5. 生成并下载bit流文件
6.问题记录
教师 (签字): 年 月 日
1. 实验名称:实验六 选择器 2. 实验日期: 3. 实验目的
??掌握编程模块的结构
??能够建立一个新工程
??熟练掌握工程的仿真和编译步骤
4.实验环境
Xilinx 5. 实验主要步骤及内容
1. 新建工程
2. 工程设计
3. 设计综合
4. 仿真测试
6.问题记录
教师 (签字): 年 月 日
1. 实验名称:实验七 编码器 2. 实验日期: 3. 实验目的
??巩固Veriolg HDL语言知识
??使用Verilog HDL完成编码器的功能
??掌握板级仿真测试
4.实验环境
Xilinx 5. 实验主要步骤及内容
5.1. 建立新工程
??新建一个工程,工程存储路径为…/lab2/proj,在工程名中输入coder4_2,并创建一个Verilog Module其模块名为coder4_2。
2.
您可能关注的文档
- C4-科举制的建立.ppt
- CA6140拨叉课程设计2017年.doc
- cdma青少年品牌传播策略ppt模板板下载.ppt
- CDMP2017(第一版)使用说明书2017.doc
- ch-3作业2017.ppt
- ch05_路由Routing.ppt
- ch3-3 表层金属力学物理性能.ppt
- ch5数组和广义表(冲突_STEVEN-PC_2017-08-25 17-10-14).ppt
- chapter 7 相对论基础2017formathnew.ppt
- chp0-课程介绍.ppt
- e度名师推荐期末物理易错题100例.doc
- FICO-002 SAP集中开发_概要设计说明书_固定资产卡片打印_V1.0 20171014.doc
- fname=3-人教版化学九年级上册修订说明.ppt
- fname=人教版三上数学毫米、分米的认识PPT.ppt
- FoxMail使用技巧全集.doc
- GB50268-2017给水排水管道工程施工及验收规范.ppt
- GB50500-2017国标清单规范讲座资料.ppt
- GBA口袋妖怪PokemonMemHack1.82修改器教程+下载!.doc
- GBT19950—2017 双层客车结构安全要求.doc
- GB_50500-2017_建设工程工程量清单计价规范__附录E_______园林绿化工程工程量清单项目及计算规则.doc
文档评论(0)