- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Xilinx Zynq 7000-总结
Xilinx Zynq-7000 总结;2;Xilinx的SOC产品分类;Zynq-7000平台的系统架构;Zynq-7000系统的处理系统:PS;Zynq-7000系统的逻辑资源:PL;Zynq-7000系统的互联资源;Zynq-7000系统的互联资源;Zynq-7000系统的功能块构成;Zynq-7000系统的功能块构成;主要内容;Zc702 基本系统的建立;Zc702 基本系统的建立;Zc702 基本系统的建立;Zc702 基本系统的建立;Zc702 基本系统的建立;Zc702 基本系统的建立;Zc702 基本系统的建立;Zc702 应用系统的建立;Zc702 应用系统的建立;Zc702 应用系统的建立;Zc702 应用系统的建立;Zc702 基本系统的运行;主要内容;Zc702 定制IP设计;创建LED_IP;27;创建LED_IP;创建LED_IP;创建LED_IP;创建LED_IP;32;33;LED_IP的修改后,需Rescan
在XPS主界面,选择Project-Rescan User Repositories。
将LED_IP作为外设添加到AXI总线,需要以下几步:
添加和连接LED_IP外设到AXI总线。
使led_ip的用户定义的逻辑端口和外部端口连接。
并给led_ip定制外设分配???址。
在system.ucf中添加PL引脚约束
;35;36;37;38;39;主要内容;41;42;43;44;45;46;创建BOOT.BIN:
在SDK主界面主菜单下启动:Xilinx Tools-Create Boot Image
在Basic标签下的Bif file右侧的下拉框中选择Create a new bif file…
点击FSBL elf右侧的Browse按钮,添加FSBL可执行文件
点击“Add”按钮,添加硬件比特流文件.bit
点击“Add”按钮,添加刚生成的u-boot.elf文件
设置输出路径,Create Image,结果改名为BOOT.BIN。配置结果如图
BOOT.BIN文件放于SD卡根目录,用于配置FPGA,并引导Linux内核启动;48;49;50;51;52;53
原创力文档


文档评论(0)