FPGA小组(The FPGA team).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA小组(The FPGA team)

FPGA小组(The FPGA team) sssnail 信区 circuit (堕落天使). 标 『fpga小组』资料 题. 发信站: 紫金飞鸿 (sat dec 15, 22: 12: 48, 2007). 这个组的主要涉及到fpga技术, sopc嵌入式系统设计两块, 以技术研究为主, 旨在为 echo其他一些小组的理论研究提供一个硬件的实现手段, 另外, 目前组内也有一些在研项 目. ~~~~~ | |简介. ~~~~~ 小组研究内容. fpga和sopc技术, 以及通信与信息系统中一些组件的fpga实现. (技术研究以fpga设计为主, 由于目前兴起的sopc技术以fpga为载体, 所以也作为技术 研究内容之一) 小组工作内容. (1) 组员培养. (2) fpga设计, 仿真, 调试. (3) 维护ip库 编写、测试ip core. (4) 构建sopc系统的硬件部分, 完成或配合上层软件的调试. * 欢迎各位对fpga有浓厚兴趣并有志于fpga开发的同学参与, 不分年级, 对技术基础没有 要求, 可以从入门开始. ~~~~~~~ | |小组规划. ~~~~~~~ 小组研究横向可以分成以下几个方面. (1) fpga及其sopc的技术学习和研究 altera (2) fpga及其sopc的技术学习和研究 xilinx (3) 目前常用通信系统的链路层和物理层的研究和实现. (4) 信号处理中dsp算法的fpga实现. 小组研究纵向可以分成以下几个层次. 一、入门级. (1) 数字电路知识, hdl语言学习 (1) 数字电路知识的学习或复习 (这个是fpga设计的基础, 不要忽视). (2) hdl语言的学习 (不强制, 但建议verilog hdl). (2) fpga开发流程和各级开发工具的学习. (1) fpga开发流程的学习. (2) altera和xilinx工具的安装和使用 (提供版本 quartus ii 9.1: 7.0和ise). (3) 仿真工具modelsim的安装和使用 (提供版本: modelsims pattern. (4) 综合工具synplify的安装和使用 (提供版本: synplify.v) (可选). (5) 在线调试工具altera ii和xilinx chipscope的使用 tap signal. (3) fpga设计规范的学习 提出这个主要是为了echo的fpga开发统一规范, 便于开源学 习交流, 并且有计划以后编写一个fpga设计规范的书面文档). (1) a down的分模块设计方法. (2) a coding style. (3) testbench的编写 (不推荐激励采用波形图形化输入, 建议编写testbench). (4) 同步与异步设计的区别. (4) 做一些简单的设计并在fpga demo板上实现 需要demo板和下载电缆, 没有的可以 先做simulate). (1) led跑马灯实验和八段led数显式可配置计数器设计. (2) 交通灯实验 (熟悉状态机设计). (3) 信号发生器 (sin, 三角, 方波等, 频率可调可数显) (8bit 128point outp ut (可使用rom查表输出). ------------------------------------------------ 二、中级. (1) 学会和习惯使用ip core (阅读ip datasheet, 对ip进行仿真, 并添加ip到自己的设 计) (1) fifo, ram, mult等ip的使用 (2) 其余ip的使用, 自由发挥 2) FPGA advanced modeling design (refer to the online source code); (1) UART, I2C, SPI and other communication interface design; (2) design a simple 8 bit or 16 bit RISC CPU (CPU structure, instruction set design, pipeline design); (3) design a point-to-point serial data communication system (speed E1, including channel coding (PHY) and link Protocol (LNK) design, the upper layer can provide a simple Bus interface for CPU); 3) SOPC system design (optional, this part deals w

您可能关注的文档

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档