八路定时抢答器说明书.docVIP

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
八路定时抢答器说明书

目录 一、设计简介 1.抢答器简介……………………………………2 2.功能简介………………………………………2 3.使用软件及参考资料………………………..3 二、设计及芯片介绍 1.设计思路框图……………………………….4 2.抢答电路设计……………………………….5 3.定时电路设计……………………………….6 5.使用芯片资料……………………………….7 6. 设计中存在的问题…………………………19 7. 仿真图………………………………………19 三、材料清单………………………………….22 四、总结……………………………………….23 一、设计简介 1、抢答器简介 当今的社会竞争日益激烈,选拔人才,评选优胜,知识竞赛之类的活动愈加频繁,而在竞赛中往往分为几组参加,这时针对主持人提出的问题,这在某种程度上会因为主持人的主观误断造成比赛的不公平性,这就要有一种作为裁判员,这就必然离不开抢答器。 2、功能简介 1.抢答组数为八组,序号分别为S1,S2,S3,S4,S5,S6,S7,S8,优先抢答者按动本组按键,组号立即显示在LED显示器上显示,同时封锁其他组的按键信号。 2.系统设置外部清除键,按动清除键,LED显示器清零灭灯。 3.数字抢答器定时为30S,启动开始键后,要求30S定时起开始工作, LED显示器计时。 4.抢答者在30s内进行抢答,无抢答者,则本次抢答无效,系统短暂报警。 3、使用软件及参考资料 使用软件:multisim 12,Microsoft Word Starter 2010,Easy Paint Tool SAI 1.1.0, Adobe Reader 9 参考文献:《数字电子技术基础》(高等教育出版社,第五版),《模拟电子技术》(高等教育出版社,第四版),《电子创新设计与实践》 国防工业出版2005年版),百度百科 二、设计及芯片介绍 1、设计思路框图 2、抢答电路设计 简介:当选手按动开关时,编码器74ls147将抢答选手的编号编码为2进制输入锁存器74ls373中,同时利用D触发器74ls74和74ls373对输出的数据进行锁存,输出的数据通过计数器74ls192进入CD4511驱动数码管显示。当主持人闭合清零开关时,74ls192清零,数码管显示变为0。消隐级开关闭合时,CD4511消隐功能端为低电平,数码管不显示。 3、定时电路设计 简介:当主持人打开清零开关,74ls160开始计数,CD4511驱动数码管计时,选手按下抢答开关,CD4511消隐端为低电平,数码管不显示数。 4、芯片介绍 (1)、抢答电路部分 ①74ls147 10 线-4 线优先编码器(BCD 输出) 简要说明: 147 将9 条数据线(1-9)进行4 线BCD 编码,即对最高位数据线进行译码。当1-9 均为高电平时,编码输出(ABCD)为十进制零。故不需单设/IN0 输入端。 管脚图: 真值表: ②74ls373 八D 锁存器(3S,锁存允许输入有回环特性) 373 的输出端O0~O7 可直接与总线相连。 当三态允许控制端 OE 为低电平时,O0~O7 为正常逻辑状态,可用来驱动负载或总线。当OE 为高电平时,O0~O7 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。 当锁存允许端 LE 为高电平时,O 随数据D 而变。当LE 为低电平时,O 被锁存在已建立的数据电平。 引脚图: 真值表: ③74ls192 十进制同步加减计数器 管脚图: 真值表: ④CD4511 七段译码器,数码管驱动器 管脚图: 真值表: ⑤74ls74 双上升沿D触发器(有预置、清除端) 引脚图: 真值表: ⑥74ls00 与非门 引脚图: ⑦74ls04 六反向器 引脚图: ⑧74ls30 8输入与非门 引脚图: ⑨74ls260 双5 输入或非门 引脚图: (2)、定时电路部分 ①555定时器 引脚图: NE555管脚功能介绍: 1 脚为地。2 脚为触发输入端;3 脚为输出端,输出的电平状态受触发器控制,而触发 器受上比较器6 脚和下比较器2 脚的控制。 当触发器接受上比较器A1 从R 脚输入的高电平时,触发器被置于复位状态,3 脚输出 低电平; 2 脚和6 脚是互补的,2 脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3, 此时3 脚输

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档