- 1、本文档共29页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Cyclone器件中PLL配置方法
使用Cyclone器件中的PLL
译者:Altera中国区授权代理—骏龙科技有限公司(技术支持部)
www.C
| HYPERLINK \l 1 介绍| HYPERLINK \l 2 硬件结构| HYPERLINK \l 3 软件简述| HYPERLINK \l 4 管脚和时钟网络连接| HYPERLINK \l 5 硬件功能| HYPERLINK \l 6 时钟反馈模式| HYPERLINK \l 7 板子布局| HYPERLINK \l 8 MegaWizard定制功能| HYPERLINK \l 9 时序分析| HYPERLINK \l 10 结论|
介绍
Cyclone? FPGA具有锁相环(PLL)和全局时钟网络,提供完整的时钟管理方案。Cyclone PLL具有时钟倍频和分频、相位偏移、可编程占空比和外部时钟输出,进行系统级的时钟管理和偏移控制。Altera? Quartus? II软件无需任何外部器件,就可以启用Cyclone PLL和相关功能。本文将介绍如何设计和使用Cyclone PLL功能。PLL常用于同步内部器件时钟和外部时钟,使内部工作的时钟频率比外部时钟更高,时钟延迟和时钟偏移最小,减小或调整时钟到输出(TCO)和建立(TSU)时间。
硬件结构每个Cyclone FPGA包括具有多达两个PLL。表1为种型号Cyclone FPGA内可用的PLL数量。表1注释:(1) 位于器件的左侧中部(2) 位于器件的右侧中部表2归纳了Cyclone PLL的功能。
表2.Cyclone PLL功能
功能
说明
时钟倍频和分频
M/(N×后scale计数器)(1)
相位偏移
小至156皮秒(ps)的增量幅度(2),(3)
可编程占空比
?
内部时钟输出数量
每个PLL两个输出
外部时钟输出数量(4)
每个PLL一个输出
锁定端口可以输入逻辑阵列
?
PLL时钟输出可以输入逻辑阵列
?
表2注释:(1)M,N和后scale计数器的值从1至32(2)最小的相位偏移量为压控振荡器(VCO)周期除以8(3) 对于角度调整,Cyclone FPGA的偏移输出频率的增量至少为45o。更小的角度增量可能取决于PLL时钟输出的倍频/分频系数。(4) 100脚的扁平四方封装(TQFP)的EP1C3器件不支持PLL LVDS输出或外部时钟输出。144脚TQFP封装的EP1C6 PLL2不支持外部时钟输出。Cyclone PLL区块PLL主要作用就是把内部/外部时钟的相位和频率同步于输入参考时钟。PLL由许多部分组成,共同完成相位调整。Cyclone PLL采用一个相位频率检测器(PFD)把参考输入时钟的上升沿和反馈时钟对齐。根据占空比规定确定下降沿。PFD产生一个上升或下降信号,决定VCO是否需要以更高或更低的频率工作。PFD输出施加在电荷泵和环路滤波器,产生控制电压设置VCO的频率。如果PFD产生上升信号,然后VCO就会增加。反之,下降信号会降低VCO的频率。PFD输出这些上升和下降信号给电荷泵。如果电荷泵收到上升信号,电流注入环路滤波器。反之,如果收到下降信号,电流就会流出环路滤波器。环路滤波器把这些上升和下降信号转换为电压,作为VCO的偏置电压。环路滤波器还消除了电荷泵的干扰,防止电压过冲,这样就会最小化VCO的抖动。环路滤波器的电压决定了VCO操作的速度。VCO是用四级差分环路滤波器实现的。反馈环路中的分频计数器增加输入参考频率以上的VCO频率,使得VCO频率(fVCO)等于输入参考时钟(fREF)的M倍。PFD的输入参考时钟(fREF)等于输入时钟(fIN)除以欲scale计数器(N)。因此,PFD某个输入的反馈时钟(fFB)锁定于PFD的另一个输入的fREF)。VCO的输出输入三个后scale计数器(G0、G1和E)。这些后scale计数器可以在PLL中产生许多谐振频率。另外,PLL有内部延迟单元补偿全局时钟网络的走线和外部时钟输出管脚的I/O缓冲器延迟。这些内部延迟是固定的,用户无法控制。
图1是Cyclone PLL主要部分的框架图
图1的注释:(1) 100脚TQFP封装的EP1C3器件不支持PLL LVDS输入(2) 如果你采用LVDS标准,那么要使用PLL的两个CLK管脚。专有CLK管脚的辅助功能支持LVDS输入。对于PLL1,CLK0管脚的辅助功能是LVDSCLK1p,CLK1管脚的辅助功能是LVDSCLK1n。对于PLL2,CLK2管脚的辅助功能是LVD
您可能关注的文档
- 5课《亲爱爸爸妈妈》2.ppt
- 6.2燃烧热 反应热计算.com].ppt
- 第18章习题解答.ppt
- 第132232号月考测试(第一章).doc
- 第06章_二极管及整流电路.ppt
- 6对一些特殊矩阵采用压缩存储目主要是为了.doc
- 6S管理(三、清扫推进).ppt
- 第19讲_完形填空.ppt
- 6大学无机化学.ppt
- 第2讲:民法、物权法.doc
- 快递行业未来展望:2025年智能驿站无人化服务创新与挑战分析.docx
- 工业互联网平台生物识别技术在智能医疗药物研发中的应用报告.docx
- 网约车司乘关系调解策略与2025年行业风险管理.docx
- 基于2025年土壤生物多样性保护,新型土壤改良剂研发与生态效益研究报告.docx
- 2025年新能源微电网稳定性控制与新能源发电效率提升策略报告.docx
- 2025年新能源汽车充电技术产业链上下游协同发展现状与趋势报告.docx
- 2025年社区旧衣物回收与跨境再生利用商业模式创新研究.docx
- 聚焦2025:能源行业碳捕获与封存技术环保产业发展趋势.docx
- 2025年全球粮食安全与农业可持续发展研究报告.docx
- 2025年社区旧衣物回收与跨境再生利用产业链市场前景预测.docx
文档评论(0)