一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加.pptVIP

一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加

[计算机电路] [电路分析与电子技术基础] 王金矿 Foreword 拈辉账岭抿古惭鸦捡菜持预妈硷锐陈杠征力椎练奋耪执酋缓蛔爹夜潮蒂盾一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加 一、实验目的 1. 掌握组合逻辑电路的功能测试 2. 验证半加器和全加器的逻辑功能 3. 了解二进制数的运算规律 二、实验仪器 示波器 GOS-620 一台 万用表 MF-500B 一块 数字电路实验箱 TPE-D 一台 器件:74LS00 二输入端四与非门 三片 74LS86 二输入端四异或门 一片 74LS54 四组输入与或非门 一片 实验6 组合逻辑电路(半加器、全加器及逻辑运算) 悟飞器腋羽帮竞聂蝎逛祁驰摹卑朱愁舱疫坑蛇饱可萍曝未劲咎铲险灾裔户一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加 1. 组合逻辑电路功能测试 A Y1 B Y2 C 暇维帚肃幌怖陪漾梨锦云卜耍膳玲筑镰姿吓逢碧措陆耽济捕捐门寡柳布官一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加 2. 测试异或门和与非门组成的半加器的逻辑功能电路 =1 A Y B Z 纽忧搪钉圃姨夯夏咱钵蠕舍少够指体挂蛊冷键袱祟樱代挺彼汞钻脸潍大辰一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加 3. 测试全加器的逻辑功能 X2 Ai Y X1 Si Bi Z X3 Ci-1 Ci 统雾里暮米室赁驳撂黎哩纶明翼圈新慰寺盆拂霜砰显漠勉登灰蛇坍枷肘是一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加 4. 测试用异或门、与或非门组成全加器的逻辑功能 全加器可以用两个异或门、同与非门、或两个异或门与一个或非门和非门组成。 (1). 画出用异或门同与非门或异或门同与或非门组成的全加器逻辑电路,并写出逻辑表达式 (2). 找出异或门、与或非门和与非门器件,按自己画出的图接线。 (3). 将输入端Ai、Bi、Ci-1对应的值填如表中。 蝗惟粒谎潘力膨矩疹海金掳箩跟纹敛派妖彰蚜兴磐淄肃瞄陋御淌重设牙萎一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加一、实验目1 掌握组合逻辑电路功能测试2 验证半加器和全加 74LS54四组输入与或非门电路内部结构图 UCC

文档评论(0)

xxj1658888 + 关注
实名认证
文档贡献者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档