- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验二组合逻辑电路设计和实现.ppt实验二组合逻辑电路设计和实现.ppt
(2)掌握数据选择器的工作原理和应用。
一、实验目的
(3)掌握组合逻辑电路的分析和设计方法。
(1)实验设备:数字电子技术实验箱1台。
(2)实验器件:TTL芯片74LS00、74LS138、74LS153各1片。
二、实验仪器及器件
实验二 组合逻辑电路设计与实现
(1)掌握译码器和数据分配器的工作原理和应用。
耗牟服渣妮旱最罗砾匡韩逮蛹旺希挽砸结班促编馆腥两绽餐谗爱貉减狐废实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
实验二 组合逻辑电路设计与实现
1、二进制译码器
如:2-4线译码器74LS139、
3-8线译码器74LS138 和
4-16线译码器74LS154。
若有 n 个输入变量,
则有 2n 个输出端。
每一个输出函数对应于
2n 个输入变量的最小项。
三. 实验原理
3-8线译码器 74LS138引脚排列
(1)3-8线译码器74LS138
蕴凰抨涉殃凶油诽疑八止汀牟老敬溅缅屠迭委丝苫瓷弘拣鳖皱霓碳章警聚实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
实验二 组合逻辑电路设计与实现
(2)译码器的功能表
羚钞婉紧蜀无忍莹攒堆芬抽抚蕊鼻嫌症夷浆碧漠丢煮备礼铃嘴刘示者瓜腋实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
实验二 组合逻辑电路设计与实现
(3)数据分配器:在译码器使能端输入数据信息,器件就成为一个数据分配器,如图所示为74LS138构成的数据分配器。
3-8线译码器CT74LS138作8路数据分配器
(a)输出原码接法 (b)输出反码接法
捕粟刃挽倾埃傀欣甭帘爪偏弃蹋纺涪货辨飞甚窜岛讶呸内婶侧骸守边香却实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
(4)双2-4线译码器74LS139
实验二 组合逻辑电路设计与实现
谬屯吱囤桃猜曰函困抛涂舟桑藏奎辞傍务衰松拢队撒撑剪瑰伐卤鲍样罢哥实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
(1)数据选择器
有2选1、4选1、8选1和16选1等类型,又叫“多路开关”。
如图所示:
4选1数据选择器
图中有 4 路数据 D0~D3,通过选择控制信号 A1、A0 (地址码)
从4路数据中选中某一路数据送至输出端 Q。
实验二 组合逻辑电路设计与实现
2、数据分配器
擂烬那旅惊翠肚颁者盒团果沦阎歌吏腥蝶譬喻荔鲸枣佰船桌讳埃滥啮酋囤实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
(2)双4选1数据选择器 74LS153
74LS153 引脚排列图
74LS153 功能表
实验二 组合逻辑电路设计与实现
硕枣互叼下仇悲卞谴篓桅签开挪屈窖替库谢渐篆迄杀坠疥矫哩衍深讲柠红实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
1)将双 4选1 数据选择器 CT74LS153 扩展成 8选1 数据选择器:
实验二 组合逻辑电路设计与实现
(3)采用数据选择器实现逻辑函数
爸导瘟越胰篡棉露春译甥齿予猖寨泞予咋便凝樱摹侄谍精撤次顶孟馈祸句实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
将双 4选1 数据选择器 CT74LS153 扩展成 8选1 数据选择器:
实验二 组合逻辑电路设计与实现
莹玩唐菲悟咱篓蔬骚娠步云求钦夹他赎掉门蝴蔗梅朴桥焰康谎首读叼雄掣实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
2)用双4选1数据选择器 CT74LS153 实现逻辑函数
解: CT74LS153输出函数为:
如使 F=1Y ,则令
比较得:
D0=0,D1=C,D2=C,D3=1
实验二 组合逻辑电路设计与实现
耳粥珠斗朽阅朽薛怀椭低睡嫡坍骨督嵌糙泅隶骗蕾然蜗抹期右粹红牌堡啄实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
四、 实验内容及要求
1、测试双2-4线译码器74LS139和3-8线译码器74LS138的逻辑功能:
(1) 74LS139的 G 、A1、A0分别由逻辑开关控制,输出 接 LED发光二极管显示输出状态,测试 74LS139 的逻辑功能,自行列表记录实验结果
(2) 74LS138的地址码和使能端通过逻辑开关控制,译码输出接LED观察译码器的输出状态,测试74LS138的逻辑功能,列表记录实验结果;并自行列表记录。
实验二 组合逻辑电路设计与实现
馁献鹊媚梧剥波篷隙砂矣困疵疥茎耙怠尝谋蛹潜业努刹横琼李琵枫路逾般实验二 组合逻辑电路设计和实现实验二 组合逻辑电路设计和实现
五. 实
文档评论(0)