- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浅析中科院_段成华_数字集成系统设计_作业5详解
Assignment 5
An 8-bit Up And Down Synchronous Counter
VHDL Module
----------------------------------------------------------------------------------
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
---------------------------------------
-----综合时,数据流端加上拉电阻,要用到这个库,仿真的时候注销掉。
--library UNISIM;
--use UNISIM.VComponents.all;
---------------------------------------
entity counter8bit is
port(cnt_inout: inout std_logic_vector(7 downto 0);
rst, up_down, enb, load, clk: in std_logic);
end counter8bit;
architecture Behavioral of counter8bit is
signal cnt_in, cnt_out: std_logic_vector(7 downto 0);
begin
--产生三态缓冲器
process(load, cnt_out)
begin
if (load=0) then
cnt_inout=(OTHERS=Z);
cnt_in=cnt_inout;
else
cnt_in=(OTHERS=Z);
cnt_inout=cnt_out;
end if;
end process;
--三态缓冲计数器
process(rst, clk)
begin
if (rst=1) then
cnt_out=(OTHERS=0);
elsif( clkevent and clk =1) then
if load=0 then
cnt_out=cnt_in;
else
if (enb=1) then
if (up_down=0) then
cnt_out=cnt_out+1;
else
cnt_out=cnt_out-1;
end if; --end up_down
else
cnt_out=cnt_out;
end if; --end enb
end if; --end load
end if; --end rst
end process;
----------------------------------------------------
-----综合时,数据流端加上拉电阻,要用到这些命令,建test bench时注销掉。
-- U0: PULLUP port map (O = cnt_inout(0));
-- U1: PULLUP port map (O = cnt_inout(1));
-- U2: PULLUP port map (O = cnt_inout(2));
-- U3: PULLUP port map (O = cnt_inout(3));
-- U4: PULLUP port map (O = cnt_inout(4));
-- U5: PULLUP port map (O = cnt_inout(5));
-- U6: PULLUP port map (O = cnt_inout(6));
-- U7: PULLUP port map (O = cnt_inout(7));
-----------------------------------------------------
end Behavioral;RTL Schematic
VHDL Test Bench
--------------------------------------------------------------------------------
LIBRARY ieee;
USE ieee.std_lo
您可能关注的文档
- 知识2014届高三数学(第57讲 分类加法计数原理--64讲离散型随机变量的均值与方差、正态分布,含精细解析).doc
- 精选5 建设方案.doc
- 精选7试验检测考试题.doc
- 资料2015年中山大学城市与区域规划考研复试分数线是355分.doc
- 浅析中医体质分型养生(初稿).doc
- 浅析专业知识-镜片——眼镜行业.doc
- 知识2014年度公司培训.doc
- 浅析中级技工试题.doc
- 要点新手学编程用什么语言好.ppt
- 浅析中科院研究生院硕士研究生入学考试生物化学与分子生物学考试大纲.doc
- 2025AACR十大热门靶点推荐和解读报告52页.docx
- 财务部管理报表.xlsx
- 高中物理新人教版选修3-1课件第二章恒定电流第7节闭合电路欧姆定律.ppt
- 第三单元知识梳理(课件)-三年级语文下册单元复习(部编版).pptx
- 俄罗斯知识点训练课件-七年级地理下学期人教版(2024).pptx
- 课外古诗词诵读龟虽寿-八年级语文上学期课内课件(统编版).pptx
- 高三语文二轮复习课件第七部分实用类文本阅读7.2.1.ppt
- 高考物理人教版一轮复习课件第4章第3讲圆周运动.ppt
- 高考英语一轮复习课件53Lifeinthefuture.ppt
- 2025-2030衣柜行业风险投资发展分析及投资融资策略研究报告.docx
文档评论(0)