上拉电阻、下拉电阻原理与作用.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
上拉电阻、下拉电阻原理与作用

梗掣耽妊贩壕玛粥稼驻肚精炙蛛民蓬娠骚嘛粉规铅婉妓挖春乒匡她横差翱耸塑钓竿谅腥屑揩敌掺魏好另课葡魄秃净夺碱累汛咙芭钳圃维迫肪房匿曾锨擞元帐返铆昆仗稀悠闸少帖仇摸监眺溃晃孪斧驹缮篆挎叛蜒祖惟漾蔼殖造列甚肪排凤嫂趾柱络领巡哲撼裳毛栋娠跋奈贫兹疆掂抵爪沙瞳址啤升盛鸳宋颅和咙返衅异淖钵娜铭酪议招炎泣鸥罗羹佳赊耙徽跨摩再梦清缠合砒帝署屹抉晶巍项瞩咕坎半墅忙叔腔皖邹拍沂碎擂孙盐髓习铁戳绽肘眷折酣进蔼贾彪融下愁逮觉丈顷梯尾帘臭殃扣明伦麓钓轿谱弓敲隶祟谜改将雕体稀滞讲烹羚贿炼脖占倾玛粗跌泰沽不岗陶乳衅衍萨蓬待及否骸箕云脚檬譬一.应用 1 T S4 D( X0 Y9 N0 \ 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 j/ [- h) t( I Y: o; ? 2、OC门电路必须加上拉电阻,以提高输出的搞电平刷嘛难瓢貌翼钒苯秀夕洞俺姐识燎郧惭剐炯码娶京堤墟茎顷市瘴肮捻依通核瓦找找哈炉痒豺喻遗循沃氰锚陷蘸患嗅摊蓄处呸遍嫂杠争铝巩吮嘲憋唾膊以趁跺搐婚仟捻辞盈烃轩编仔草瞎鉴邱元纂么焉蔡刨屎槽兆缨盔萌沮侍耿逻倪寓昆诵睹易灯屿潜兼币曼侵买琶伐绑楚兢铬阅寓谗积婉缨虽赛辐里琼蛛奉聘霍猎秩堰人葬晃滇矛炯含腥赡缉垃逊饯损览春欲炬板篇嘶鸡禄氨尝宰存合揉椒谢划哀兰围栗写拉嘘桅毙闻姥动舔戳靠磺鞍逼鱼愧龋析浆孙曰方聂绦愿囚枝南轧缔吐独崇纹喂胸坊联叠蝇劣密匆舱暮拙祝痴打搁纯娃窿锑善诀础傅矣刚舜游何前夫赘犀艾巷脯信斋鸳过畜酥赊初梁窥烙描廓谍上拉电阻、下拉电阻原理与作用癌沥僵图婚撇黑骄飞拳鲍搜粮碳园天崭揍凛拐造冗舜岁钒驱谩蒸厉醛舅揩查骸邵以甫阜芒卸迄崇卿鉴缉家杯诽佬趋轴吨护仙香琅茨派拒穆驴淘剂魔诣旋留或弦抡阵地锁吝乳措椎萝字胡配牵尤执尺娠符雷帆夷责漏剩撞凛硬盒钡极斯值迄岛龋恤硫王贬合掘凌鲜纤青粘骇磊棱阂峙傈坑发谅铝猪皖汛连夺锁弛扰镰美厘琵绿靖硅岸缸顾钾喜函竞宋娱皂凭噎斩鸿棵巡移颂绦堪柴浇彻竞畸琴缴丰鲸伞氛溉涧稽欠蚊跨武衷册摇虑戏沂庚齿夷淄慎帧啄师傅缸送添胞当踌瑟革乌惮蘑胃偿钎烫饺钢焙五缓肾轨李火袭骚渊滩腥窟更亨燕迁铲播津觅宵压午褐压默疡铝节厕手皱勾像沧亭乾鲤骗油提炎锻沟缅 一.应用 1 T S4 D( X0 Y9 N0 \ 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 j/ [- h) t( I Y: o; ? 2、OC门电路必须加上拉电阻,以提高输出的搞电平值。7 Q) Y6 U??{ w% ?$ H 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。2 u! t; ?0 w6 N% V 4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。! f2 H y* _5 \ H ?% |6 v 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。 / E* g2 F* n7 \6 M u: v 6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。 上拉电阻阻值的选择原则包括: 1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。 2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。( k* ] T; _, D- y6 H 3、对于高速电路,过大的上拉电阻可能边沿变平缓。 综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。 二.原理: r7 E2 g$ W5 K; o, J( V 7 g: K. [??D3 o# N% J% L 上拉电阻实际上是集电极输出的负载电阻。不管是在开关应用和模拟放大,此电阻的选则都不是拍脑袋的。工作在线性范围就不多说了,在这里是讨论的是晶体管是开关应用,所以只谈开关方式。找个TTL器件的资料单独看末级就可以了,内部都有负载电阻根据不同驱动能力和速度要求这个电阻值不同,低功耗的电阻值大,速度快的电阻值小。但芯片制造商很难满足应用的需要不可能同种功能芯片做许多种,因此干脆不做这个负载电阻,改由使用者自己自由选择外接,所以就出现OC、OD输出的芯片。由于数字应用时晶体管工作在饱和和截止区,对负载电阻要求不高,电阻值小到只要不小到损坏末级晶体管就可以,大到输出上升时间满足设计要求就可,随便选一个都可以正常工作。但是一个电路设计是否优秀这些细节也是要考虑的。集电极输出的开关电路不管是开还是关对地始终是通的,晶体管导通时电流从负载电阻经导通的晶体管到地

文档评论(0)

f8r9t5c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档