第3讲 存储系统1.ppt

第3章 存储系统 郑州大学信息工程学院 李向丽 第3章 存储系统 课程教学要求 本章内容: 3.1 存储器概述 3.2 随机读写存储器 3.3 只读存储器和闪速存储器 3.4 高速存储器 3.5 cache存储器 3.6 虚拟存储器 3.7 存储保护 本章小结 3.1 存储器概述 3.1.1 存储器分类   存储器是计算机系统中的记忆设备,用来存放程序和数据。   构成存储器的存储介质,主要采用半导体器件和磁性材料。 存储元:存储一个二进制代码。是存储器中最小的存储单位,一个双稳态半导体电路或一个CMOS晶体管或磁性材料都可以构成一个存储元。 由若干个存储元组成一个存储单元; 由许多存储单元组成一个存储器。 ★ 按存储介质分 半导体存储器:用半导体器件组成的存储器。 磁表面存储器:用磁性材料做成的存储器。 ★ 按存储器的读写功能分 只读存储器(ROM):存储的内容是固定不变的,只能读出而不能写入的半导体存储器。    随机读写存储器(RAM):既能读出又能写入的半导体存储器。 3.1.2 存储器的分级结构 为了解决对存储器要求容量大,速度快,成本低 三者之间的矛盾,目前通常采用多级存储器体系结构, 即使用高速缓冲存储器、主存储器和外存储器。 (CAI演示) CPU能直接访问的存储器称为内存储器,它包括 高速缓冲存储器和主存储器。 CPU不能直接访问外存储器,外存储器的信息必 须调入内存储器后才能为CPU进行处理。 表3.1 存储器的用途和特点 3.1.3主存储器的技术指标 主存储器的性能指标主要是:存储容量、存取时 间、存储周期和存储器带宽。   字存储单元:存放一个机器字的存储单元,相应 的地址称为字地址。 字节存储单元、字节地址。 按字寻址的计算机:计算机可编址的最小单位是字存储单元。 按字节寻址的计算机: 一个机器字可以包含数个字节,一个存储单元也可包含数个能够单独编址的字节地址。 表3.2 主存储器的主要几项技术指标 3.2 随机读写存储器 3.2.1 SRAM存储器 3.2.2 DRAM存储器 3.2.3 主存储器组成实例 3.2.4 高性能的主存储器 3.2.1 SRAM存储器 1.基本存储元   基本存储元是组成存储器的基础和核心,它用 来存储一位二进制信息0或1。   六管SRAM存储元的电路图及读写操作CAI演示   它是由两个MOS反相器交叉耦合而成的触发器, 一个存储元存储一位二进制代码.这种电路有两个 稳定的状态,并且 A、B两点的电位总是互为相反 的,因此它能表示一位二进制的1和0。 A点为高电平表示“1” B点为高电平表示“0” 2.SRAM存储器的组成 SRAM存储器的组成框图请看CAI演示。   下面具体介绍SRAM存储器的组成:   存储体:存储单元的集合,通常用X选择线(行线) 和Y选择线(列线)的交叉来选择所需要的单元。 地址译码器:将用二进制代码表示的地址转换成 输出端的高电位,用来驱动相应的读写电路,以便选 择所要访问的存储单元。 地址译码有两种方式: 单译码:一个地址译码器,适用于小容量存储器; 双译码: X向和Y向两个译码器,适用于大容量存储器。 [例]: 一个双译码结构的4096×1的存储单元矩阵,其译码过程: ??????? 已知: 4096=212,? 共需要12位地址线。 ??? ⑴ 若采用单译码法产生地址译码,则地址译码器输出为4096根线,用以选择4096个存储单元。 ? ⑵ 若采用双地址译码法,将12位地址分为X、Y两组,每组6位。 ????????? 即:??? 4096=212=26×26=64×64。 ??????利用X译码器输出与Y译码器输出的交叉选择,同样可以确定4096个存储单元。而两个译码器的输出,总共仅有: 64+64=128根线。 (显然大大减少了线数!)(CAI演示) [基本功能单元]:   驱动器: 双译码结构中,在译码器输出后加驱动器,驱动 挂在各条X方向选择线上的所有存储元电路。   I/O电路: 处于数据总线和被选用的单元之间,控制被选 中的单元读出或写入,并具有放大信息的作用。   片选与读写控制电路: 每一个集成片的存储容量终究还是 有限的,所以需要一定数量的片子按一定方式进行连接后才能 做成一个完整的存储器。在地址选择时,首先要选片,只有当片 选信号有效时,此片所连的地址线才有效。这样才能对这一篇 上的存储元进行读写操作。   输出驱动电路:为了扩展存储器的容量,常需要将几个芯 片的数据线并联使用

文档评论(0)

1亿VIP精品文档

相关文档