[电子信息]数字逻辑设计与VHDL描述.pdf

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
[General Information] 书名=数字逻辑设计与VHDL描述 作者=徐惠民 页数=333 SS号 出版日期=2002年04月第1版 封面页 书名页 版权页 前言页 目录页 第1章 数制与编码 1.1 进位计数制 1.1.1 基数和权 1.1.2 二进制数之间的转换 1.1.3 十进制数和非十进制数之间的转换 1.2二-十进制编码 1.2.1 几种二-十进制编码 1.2.2 二-十进制代码的加法 1.3 格雷(Gray)码 1.4 差错检测码 1.4.1 奇偶校验码 1.4.2 五中取二码和六中取二码 1.5 习题 第2章 逻辑代数基础 2.1 基本概念 2.1.1 逻辑变量和逻辑函数 2.1.2 基本逻辑运算 2.1.3 导出逻辑运算 2.1.4 逻辑函数的表示方法 2.2 逻辑代数的定理和规则 2.2.1 逻辑代数的基本定律 2.2.2 常用公式 2.2.3 展开定理 2.2.4 逻辑代数的三个规则 2.3 逻辑函数的标准表达式 2.3.1 标准“与或”式 2.3.2 标准“或与”式 2.3.3 不完全确定的逻辑函数 2.4 逻辑函数的化简方法 2.4.1 逻辑函数式的化简目标 2.4.2 代数化简法 2.4.3 卡诺图法化简逻辑函数 2.5 习题 第3章 集成逻辑门电路 3.1 概述 3.1.1 电压电平 3.1.2 正逻辑和负逻辑 3.2 MOS晶体管 3.2.1 MOS晶体管的分类 3.2.2 MOS管的三个工作区 3.2.3 MOS管的开关时间 3.3 CMOS反相器 3.3.1 CMOS反相器的结构及工作原理 3.3.2 CMOS反相器的电压传输特性 3.3.3 CMOS反相器的功耗 3.3.4 CMOS反相器的开关时间 3.4 CMOS其他逻辑门电路 3.4.1 CMOS与非门 3.4.2 CMOS或非门 3.4.3 门的输入端数的扩展 3.4.4 缓冲门、与门及或门 3.4.5 CMOS与或非门和异或门 3.4.6 CMOS传输门 3.5 CMOS集成电路的输出结构 3.5.1 推挽输出 3.5.2 三态输出 3.5.3 漏极开路输出 3.5.4 施密特触发器 3.6 CMOS逻辑系列 3.6.1 HC和HCT系列 3.6.2 VHC和VHCT 3.6.3 FAC和FACT 3.6.4 CMOS电路使用中应注意的问题 3.7 双极型集成逻辑电路 3.7.1 晶体三极管非门 3.7.2 肖特基晶体三极管 3.8 TTL逻辑门电路 3.8.1 TTL与非门电路 3.8.2 LSTTL或非门 3.8.3 TTL系列 3

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档