PCB上PDN自阻抗双端口网络测量方法及仿真验证 The Measurement Method and Validation of PCB PDN Self-impedance with 2-port VNA and Simulation.pdfVIP

PCB上PDN自阻抗双端口网络测量方法及仿真验证 The Measurement Method and Validation of PCB PDN Self-impedance with 2-port VNA and Simulation.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCB上PDN自阻抗双端口网络测量方法及仿真验证 The Measurement Method and Validation of PCB PDN Self-impedance with 2-port VNA and Simulation

·电磁仿真· 及仿真验证 TheMeasurementMethodandValidationofPCBPDN with VNAandSimulation Self-impedance2-port 摘要 介绍了PDN自阻抗的特点、单端口网络分析法测量PDN自阻抗的局限及双端口网格分析法的原理、具 体应用等,并给出了六层、十层PCB板的仿真与测试结果。结果表明:用双端口网格分析法的阻抗测试结果 在lGHz以下的频段内具有较好的准确性。 关键词 电源完整性;电源分配网络;目标阻抗;S参数;不确定度 Abst髓ct ThecharacterofPCBPDN isintroduced.Thelimitationof VNAmethodforPDN self-impedance 1-port seE-impedance measurementandthebasic and of VNAmethodarealso ofsire- theoryapplicationexamples2-port propesed.Thecomparison ulationandtestresultsbetweena PCBandanother PCBshowsthat VNAtestmethodcana 6-layers lO-layers 2-port getgood below1 GHz. accuracy KeywordS PI;PDN;targetimpedance;S-parameter;uncertainty Hz一 1 PDN阻抗的特点 也就是说,该芯片的I/O电源分配网络,在0 、, 318 电子电路中的阻抗包括电阻、感抗和容抗,是一个与 MHz频率范围内,其在芯片供电端的自阻抗应不大 频率相关的参数。在印制板上,电源分配网络(PDN, 于120mft。 ^帕兮 PowerDistribution Network)的阻抗特性是影响PcB电源随着电子电路向高频、高速、大电流方向的发展,IC 完整性(PI,Power 芯片的工作电压越来越低,工作电流越来越大,同时工作 Integrity)的决定性因素。在受电芯片工 作特性一定的情况下,PDN阻抗决定了芯片电源上的噪 频率也越来越高,这些变化对PDN阻抗带来的影响主要 声大小,因此,PDN阻抗的测量和仿真是PCB电源完整体现在以下两个方面: 性研究的重要内容之一。 (1)目标阻抗越来越低,从数百毫欧转变为数十毫 电源分配网络要在一定频率范围内为受电芯片提 欧,甚至是几个毫欧。 供低阻的电流通路,以减小电源上的噪声幅值-。为此, (2)与目标阻抗相关的频率上限越来越高,从数百 PI设计时要对PDN自阻抗2提出要求,即目标阻抗(1rI,兆赫兹向吉赫兹过渡。 TargetImpedance)的设计。例如,某芯片I/0电压为1.2V, 这些变化对PDN的阻抗测量提出了越来越严峻的 最大电流为lA,芯片时钟上升沿lns,已知这三个参数 挑战。 即可估算出PDN自阻抗应满足的幅值和频段要求,具 体如下: 2单端口网络分析法测量PDN自阻抗的局限

您可能关注的文档

文档评论(0)

hello118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档