网站大量收购独家精品文档,联系QQ:2885784924

PCB设计参考和建议Craftor整理.pdfVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCB 设计参考和建议 1、布线延迟 材料为FR4 的PCB ,对于信号为1ns 的数字系统,无端接的网线布线长度最大约为多少 ? c 3 108 8 v m / s 1.65 10 m / s  3.3 r 上式中,c 为光速, 为有效介电常数,其值和实际的微带线结构有关,比材料本身略小。  r 对于上升沿为1ns 的信号,无端接的网线布线长度最长为: l RT 20% v 1109 20% 1.651011 mm 33mm max 2 、容性负载的反射 容性负载的存在给接收端信号带来了下冲噪声及上升时间的变长。事实上,就像通过电阻向电容充 电,充电过程的10%~90%的上升时间记为:  2Z C 10~90 0 例如,电容为2pF ,传输线阻抗为50时,时延约为0.2ns 。 3、20H 原则 所谓20H 原则就是相对地平面,电源平面需要缩进PCB 20 倍厚度的距离进行布线;同理,对于信 号走线,也可采用20H 原则,即在电源或地的参考平面内也需要缩进20H 再布线。 例如,1.6mm 的PCB ,4 层板(L2 为电源层,L3 为地层,L2 和L3 层间距为0.5mm ), 。 100mm 100mm 如果地层铺铜的面积为95mm 95mm (铺铜与板框之间留有5mm 间距)。那么,电源层的铺铜面 积最大应该为: (95 0.520)mm (95 0.520)mm 85mm 85mm 4 、去耦和旁路电容的选择 因为电容器的基本功能是储存电荷,所以理想的去耦电容可以提供逻辑器件进行状态变换时所需的 所有电流。 V I C t 其中, 为转换电流; 为允许供电电压的变化(波动); 为切换时间。 I V t 例:如果设计中允许供电电压的波动为 100mV,切换时间为10ns,转换电流为20mA ,请问需要选 用多大的去耦电容? 20mA 由式: 0.002uF 100mV /10ns 可知,选用0.002uF 或2000pF 的去耦电容即可。 By up.Craftor @ 2012-03-16 5、常用多层PCB 叠层设计配置 层数 1 2 3 4 5 6 7 8 9 10 11 12 4 S GND PWR S 4 GND S S PWR 6 S S GND PWR S S 6 S GND S S PWR S 8 S GND S GND PWR S GND S 8 S S GND S S PWR S

文档评论(0)

jackzjh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档