嵌入式系统设计 Ch11I2C汇流排介面单元.pdfVIP

嵌入式系统设计 Ch11I2C汇流排介面单元.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
嵌入式系統硬體架構設計 第十一章 I 2 C 匯流排介面單元 2 這個章節是在描述交互整合電路(I C)匯流排介面單元,內容包含了PXA250和 PXA210應用程式處理器的操作模式和安裝。 11.1 概觀 2 I C匯流排是由飛利浦公司研發的一個二支腳位的序列匯流排 ,SDA資料腳位是作為 2 2 輸入和輸出功能使用而SCL時脈腳位是用來控制和參考I C匯流排。I C單元允許應 用程式處理器透過I2C匯流排來服務master和slave裝置。 2 2 I C單元啟動應用程式處理器與I C周邊設備作溝通以及使用微控制器達成系統管理 功能 ,I2C匯流排需要極少數的硬體來傳送有關於應用程式處理器系統到一個外部裝 置的狀態和資料。 2 I C單元是屬於應用程式處理器內部匯流排的一個周邊設備 ,資料是經由一個緩衝介 2 2 面來傳送到I C匯流排以及從I C匯流排來接收,控制和狀態資訊是透過一組記憶體 2 2 映像暫存器來傳送,請參考I C-Bus Specification有I C匯流排操作的完整細節。 2 注意: I C單元不支援硬體通用呼叫、10位元定址或是CBUS相容性。 11.2 信號說明 2 I C單元信號為SDA和SCL ,表11-1 說明每個信號的功能。 表 11-1. MMC 信號說明 信號名稱 輸入/輸 說明 出 SDA 雙向 I2C 序列資料/位址信號 SCL 2 雙向 I C 序列時脈線信號 11-1 嵌入式系統硬體架構設計 11.3 功能說明 2 2 I C匯流排定義一個序列協定給I C匯流排上的代理器處理來處理通過的資訊,此序 列協定由序列資料/位址 (SDA)線和序列時脈線(SCL)所組成的二腳位介面 ,I2C匯流 排上的每個裝置是由一個獨特的7位元位址來識別而且可以在master或slave模式下 當成傳送端或接收端來操作,表 9-2 列出I2C的操作模式。 表 11-2. I2C 匯流排定義 I2C 裝置 定義 2 傳送端 發送資料到I C匯流排 2 接收端 從I C匯流排接收資料 Master 起始傳送,產生時脈信號,還有終止傳送 Slave 由master來定址裝置 Multi-master 多個master能同時試著控制匯流排而不損毀資訊 調停 當多個master 同時嘗試要控制匯流排時,保證只有一個master能 控制匯流排,這樣能保證資訊不會被損毀 例如 ,當應用程式處理器I2C單元在匯流排上作用為master時,它定址一個EEPROM為 slave來接收資料(見圖9-1) 。當I2C單元定址EEPROM時,它是一個master傳送端而 EEPROM是一個slave接收端 。當I2C讀取資料時 ,它是一個master接收端而EEPROM 是一個slave傳送端。不管它是傳送端或是接收端,master會產生時脈信號,起始傳 送,還有終止傳送。 圖 11-1. I2C 匯流排規劃範例 2 I C匯流排允許multi-master系統 ,意思是當多個裝置能同時起始資料傳輸 。為了支援 11-2 嵌入式系統硬體架構設計

文档评论(0)

0520 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档