- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
通用的全帧型面阵CCD时序发生器设计方法-红外与激光工程
第42 卷第7 期 红外与激光工程 2013 年7 月
Vol.42 No.7 Infrared and Laser Engineering Jul.2013
通用的全 型面阵CCD 时序发生器设计方法
任 航
( 中国科学院航空光学成像与测量重点实验室 中国科学院长春光学精密机械与物理研究所,
吉林 长春 130033)
摘 要 介绍了面阵CCD485 的内部 构、工作模式,并给出了其基本驱动电路设计。然后通过对面
CCD485 驱动时序图的分析,分析了全帧型大面阵CCD 的正常工作、快速擦除、图像窗口输出和像元
合并的驱动时序,提出了一种基于时序细分和有限状态机的通用型全帧型面阵CCD 驱动时序发生器
设计 法。该 法通过对CCD 驱动时序进行分组,将每一组时序的波形划分为若干个基本输出状
,
态 这样CCD 各个工作阶段所需的驱动时序都可以由各基本状态组合出来,使用摩尔型有限状态机
来描述,将时序驱动器进行了模块化设计。给出了各个模块的具体设计,使时序发生器的设计过程更加
,设
单,最后采用Xilinx 公司的Virtex- 域Pro 系列 FPGA -XC2VP20、ISE 软件平台 计了CCD 驱动时
序发生器,并进行了波形仿真分析。输出信号完全满足 485 芯片的驱动时序要求,证明了该设计 法
的有效性。
;
关键词 时序细分 有限状态机; 面阵CCD ; 时序发生器
中图分类号 栽晕员源员援怨 文献标志码 A 文章编号 1007-2276(2013) 07-1842-06
General full frame area array CCD timing generator
design method
Ren Hang
(Key Laboratory of Airborne Optical Imaging and Measurement, Changchun Institute of Optics , Fine Mechanics and Physics,
Chinese Academy of Sciences , Changchun 130033, China)
Abstrack: The internal structure and work patterns of the surface array CCD485, were described and the
basic drive circuit design was given. And then through the array CCD485 drive timing diagram analysis,
based on the timing segments and the general purpose of the finite state machinetype full frame area array
CCD drive timing generator, the grouping method by the CCD drive timing, the timing waveforms of each
group was divided into a
文档评论(0)