- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
频率计又称为频率计数器
频率计又称为频率计数器,是一种专门对被测信号频率进行测量的电子测量仪器。工作原理为:当被测信号在特定时间段T内的周期个数为N时,则被测信号的频率f=N/T。其中f为被测信号的频率,N为计数器所累计的脉冲个数,T为产生N个脉冲所需的时间。计数器所记录的结果,就是被测信号的频率。如在1s内记录1000个脉冲,则被测信号的频率为1000HZ。控制电路需要控制几个模块。包括计数电路,锁存电路,和译码显示电路。通过产生控制信号控制所要控制的模块,同时会产生清零信号和锁存信号,使显示器显示的测量结果稳定.辑控制电路的作用主要是控制主控门的开启和关闭,同时也控制整机逻辑关系。原理框图:逻辑控制电路时基电路1. 时基产生与测频时序控制电路模块:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CTRL IS??????PORT??(CLK:IN STD_LOGIC;--系统时钟LOCK:OUT STD_LOGIC;--锁存信号EN:OUT STD_LOGIC;--计数允许信号CLR:OUT STD_LOGIC);--清零信号END ENTITY;ARCHITECTURE ART OF CTRL IS SIGNAL Q:STD_LOGIC_VECTOR(3 DOWNTO 0);BEGINPROCESS(CLK)??BEGIN????????IF(CLKEVENT AND CLK=1) THEN??????????IF Q=1111 THEN????????????Q=0000;???????? ELSE ?????????? Q=Q+1;????????END IF;?????? END IF;EN=NOT Q(3);LOCK=Q(3) AND NOT(Q(2)) AND Q(1);CLR=Q(3) AND Q(2) AND NOT(Q(1));END PROCESS;END ART;:每8个系统时钟使能端EN就进行一次高低低平的转换,也就在硬件测试时,将基准信号放在8Hz上.2. 计数电路模块(1)十进制加法计数器模块CB10LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CB10 ISPORT(CLK,EN,CLR:IN STD_LOGIC;???????? COUNT10:BUFFER STD_LOGIC_VECTOR(3 DOWNTO 0));--计数器输出信号END CB10;ARCHITECTURE ART OF CB10 IS??????????BEGIN???????? PROCESS(CLK,CLR,EN)????????????BEGIN???????????? IF CLR=1 THEN????????????????COUNT10=0000;???????????? ELSIF RISING_EDGE(CLK) THEN???????????????? IF(EN=1) THEN?????????????????? IF COUNT10=1001 THEN???????????????????? COUNT10=0000;?????????????????? ELSE??????????????????????COUNT10=COUNT10+1;????????????????????END IF;??????????????????END IF;???????????????? END IF;????????????????END PROCESS;END ART;用4个十进制加法计数器来显示待测脉冲信号的频率,频率所测结果用十进制表示,以十进制开始计数。(2)待测信号脉冲计数器模块COUNT①程序LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY COUNT IS??????????PORT(CLK:IN STD_LOGIC;--计数时时钟信号???????????????? EN:IN STD_LOGIC;--计数选通控制信号????????????????CLR:IN STD_LOGIC;--计数器清零信号?????? QA,QB,QC,QD:BUFFER STD_LOGIC_VECTOR(3 DOWNTO 0));--结果输出信号END COUNT;ARCHITECTURE ART OF COUNT IS??COMPONENT CB10???????? PORT(CLK,EN,CLR:IN
您可能关注的文档
最近下载
- 北师大四年级数学上第4单元运算律单元测试卷及答案小学数学试题.doc VIP
- 第三章-多相流流型及判别方法.ppt VIP
- 财产保险案例分析保险考研[精品].pptx VIP
- 财产保险案例分析保险考研.ppt VIP
- 2025年税务检查重点趋势分析及涉税风险防控.pdf VIP
- 财产保险案例分析和计算题 .pdf VIP
- 财产保险案例与分析.docx VIP
- SBT 10532-2009沐浴企业等级划分技术要求.pdf
- 江西省上饶市第四中学2024-2025学年高一上学期第二次月考测试卷语文试题(含答案).docx VIP
- 人工智能技术在特殊教育融合教育中促进教师专业发展的研究教学研究课题报告.docx
文档评论(0)