MT7920-深圳海立辉科技有限公司灿瑞OCS.PDF

MT7920-深圳海立辉科技有限公司灿瑞OCS.PDF

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
MT7920-深圳海立辉科技有限公司灿瑞OCS

MT7920 基于 MT7920 设计高 PFC LED 驱动器 PCB 设计指南 由于开关电源中同时存在快速变化的强信号和稳定模拟小信号。使得元器件合理的布局和走线 对控制减少干扰非常重要,优秀的 PCB 设计能帮助快速的通过传导、辐射,提高产品可靠性,并 有助于 IC 的正常工作。PCB 设计直接影响最终产品的优劣,比较差的 PCB 设计会将导致电源波 形震荡、易受干扰、误动作,输出电压或电流精度变差,甚至烧毁电源和系统内的其他部分。这些 问题在调试后期很难纠正和补救,因此在设计 PCB 时进行合理的布局和正确的布线非常重要。 下面从受扰电路和干扰源两方面说明在应用 LED 驱动芯片 MT7920 时,设计 PCB 所需要遵 循的布线规则。 一、受扰线路 从噪声耦合的观点看,反馈线路的布线非常重要。MOS 管在开通和关断时发生很高的 dV/dt, 会引起与之相连接 MOS 管的地线返回走线和 Lp 输入走线产生巨大的 dI/dt。 如 PCB 设计不合 理,这些巨变极易干扰到芯片的 STP 与 FTUN 脚,从而影响输出电流精度。 1、在模拟电路中芯片的模拟小信号输入端要远离高 dV/dt 或 dI/dt 干扰源。MT7920 芯片的 敏感脚位是 FTUN 脚、STP 脚,其与外围元件间的走线路径要短且面积要小,C1、R1 靠近芯片 Confidential z Version 0.51 Copyright © 2011 Maxic Technology Corporation Page 1 MT7920 STP 脚放置。C2、R2 靠近芯片 FTUN 脚放置。 为防止干扰,通常采用远离、隔离屏蔽等方法。实际设计 PCB 时,这两个引脚及与其相连的 走线在同一平面上且远离干扰源,或者使用干净地线隔离。在这两个引脚及与其相连的走线、及 IC 对应的 PCB 另一面不能有干扰源走线,最好能采用覆铜并连接到 C5 或 C13 的地引脚或者悬空。 不提倡在变压器底下布置这些敏感元件和走线,如果空间非常有限,只能这样布局,则需要在 变压器最外层加屏蔽层,减少干扰。 芯片以及 FTUN 脚和 STP 脚的外围元件不能被强干扰源包围。 具体的布局与走线可参考图 2,从图中可以看出 STP 脚电容 C1、FTUN 脚电容 C2 和供电电 容 C5 靠近芯片 MT7920 放置,电容 C1 地、C2 地独立近接 IC 的 AGND 脚。与 STP 脚、FTUN 脚连接的走线非常短且面积也很小,远离干扰源。在 IC 背面覆铜,屏蔽干扰。PGND 与 AGND 没 有就近接在一起,在滤波电容 C13 处相连。 将其他电路或元件对 STP脚、FTUN 脚和 AGND脚的干扰降到最小,减小对输出电流精度的影响。 图 2. 芯片与关键器件接地图 2、辅助供电储能滤波电容(C5)靠近芯片 MT7920 放置; 3、MT7920 芯片的 AGND 引脚为模拟参考地,为免受外部的干扰,芯片 AGND 引脚和 VDD 引脚单独连接到电容 C5。C5 的地线参考前面的布线规则连接到滤波电容 C13 的地线引脚。并且 AGND 脚不能与 PGND 脚在芯片底部直接相连; 4、PGND 引脚为芯片内部功率地回路脚,此脚连接到 MOS 管(M1)的源级; 5、与 DSEN 引脚相连的器件尽量靠近 IC 放置; Confidential z Version 0.51

文档评论(0)

xiaozu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档