一种基于ASIP结构的LDPC译码器芯片设计-微电子学.PDF

一种基于ASIP结构的LDPC译码器芯片设计-微电子学.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一种基于ASIP结构的LDPC译码器芯片设计-微电子学

第 卷第 期 微 电 子 学 , 45 1 Vol.45 No.1 年 月 2015 2 Microelectronics Feb.2015 췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍췍 一种基于ASIP结构的LDPC译码器芯片设计 , 唐明良 张红梅 ( , ) 重庆大学 城市科技学院 重庆 402167 : 、 , 摘 要 针对 标准中 码多码率 多码长的特点 提出了一种基于 架构 IEEE802.11n LDPC ASIP 。 、 的 译码器设计方案 该译码器采用优化的分层译码算法 级流水线技术以及基于 LDPC 11 ASIP , 、 。 结构的微指令技术 实现了 种不同码率 种不同码长的 译码功能 采用 4 3 LDPC TSMC0.18 m μ 2 , 。 , CMOS工艺进行物理实现 该译码器芯片面积为 3.65mm 测试结果表明 该设计满足 IEEE 802.11n标准的译码要求。 关键字: 标准; ; ; IEEE802.11n LDPC ASIP LBP 中图分类号: 文献标识码: 文章编号: ( ) TN492 A 1004-3365201501-0050-04 DesinofLDPCDecoderChiBasedonASIPArchitecture g p , TANGMinlian ZHANGHonmei g g g ( , , , ) CitColleeo ScienceandTechnolo Chon in Universit Chon in 402167 P.R.China y g f

文档评论(0)

xiaozu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档