项目五数字电子钟的设计与制作资料.pptxVIP

项目五数字电子钟的设计与制作资料.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
;;项目要求;学习目标;项目学习;;Q0;2.集成二进制计数器芯片介绍;CT74LS161的功能表 ;CT74LS161 与 CT74LS163 的功能比较 ;3.用74LS161、 74LS163实现N进制计数器的方法;CT74LS161;1、用同步清零端或置数端归零构成N进置计数器;用74LS161来构成一个十二进制计数器。;用74LS163来构成一个十二进制计数器。 (1)写出状态SN-1的二进制代码。; [例2] 用两片CT74LS161 构成8位二进制(256 进制)同步计数器。;1.工作原理;2.集成十进制计数器芯片介绍;输 入;[例3]用一片双BCD同步十进制加法计数器CD4518构成二十四进制计数器。;集成十进制同步计数器;4位集成二进制同步可逆计数器74LS191;4位集成二进制同步可逆计数器74LS193;(2)双十进制计数器74LS390;Q0; ① 异步置0功能:当 R0 = R0A · R0B = 1、S9 = S9A · S9B = 0 时,计数器异步置 0 。;集成十进制异步计数器74LS290;CT74LS290 的基本应用;;;练一练;[技能训练] 计数、???码和显示电路综合应用;目标及实作条件; ;2.测试74LS390的逻辑功能。;;;秒脉冲发生器; CMOS石英晶体多谐振荡器产生f=32768Hz的基准信号,经T/触发 器构成的15级异步计数器分频后,便可得到稳定度极高的秒信号。 这种秒脉冲发生器可做为各种计时系统的基准信号源。;CD4060的功能表;;任务: 1.查找CD4518的管脚说明及功能表 2.弄清其使用方法,并用来构成六十进制、二十四进制计数器;CD4518结构功能图及管脚图;;74LS48的管脚排列图; “秒”校时采用等待校时法。正常工作,S1拨向VDD。校对时,S1接地,暂停秒计时。标准时间一到,立即将S1拨回VDD位置。 ;在59分51、53、55、57秒时鸣叫四声低音,在59分59秒时鸣叫一声高音。 ;当分、秒计数器计到59分51秒时开始鸣叫报时 QD4QC4QB4QA4=0101--分 QD3QC3QB3QA3=1001--分 QD2QC2QB2QA2=0101—秒 QD1QC1QB1QA1=0001—秒 0011 0101 0111 1001;工作任务;制作指导;;数字电子钟电路原理图;数字钟元器件布局图;项目验收;;Thanks

文档评论(0)

502992 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档