第3章习题及解答1、为什么说74HC系列CMOS与非门在+5V电源.docVIP

第3章习题及解答1、为什么说74HC系列CMOS与非门在+5V电源.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章习题及解答1、为什么说74HC系列CMOS与非门在+5V电源.doc

第3章习题及解答 1、为什么说 74HC 系列 CMOS 与非门在+5V 电源工作时,输入端在以下四种接法下都属于逻辑 0: (1)输入端接地; (2)输入端接低于 1.5V 的电源; (3)输入端接同类与非门的输出低电压 0.1V; (4)输入端接 10kΩ的电阻到地。 解:对于 74HC 系列 CMOS 门电路来说,输出和输入低电平的标准电压值为: VOL =0.1V, VIL =1.5V,因此有: Vi =0 VIL =1.5V,属于逻辑门 0 Vi 1.5V=VIL ,属于逻辑门 0 Vi 0.1VIL =1.5V,属于逻辑门 0 (4)由于 CMOS 管的栅极电流非常小,通常小于 1uA,在 10kΩ电阻上产生的压降小于 10mV 即 Vi 0.01VVIL =1.5V,故亦属于逻辑 0。 2、求下图电路的输出逻辑表达式。 解:输出逻辑表达式为 3、下图表示三态门作总线传输的示意图,图中 n 个三态门的输出接到数据传输总线,D1,D2,……Dn 为数据输入端,CS1,CS2……CSn 为片选信号输入端。试问: (1) CS信号如何进行控制,以便数据D1,D2, ……Dn通过该总线进行正常传输; (2)CS信号能否有两个或两个以上同时有效?如果出现两个或两个以上有效,可能发生什么情况? (3)如果所有 CS 信号均无效,总线处在什么状态? 解: (1)根据图解可知,片选信号 CS1,CS2……CSn 为高电平有效,当 CSi=1 时第 i 个三态门被选中,其输入数据被送到数据传输总线上,根据数据传输的速度,分时地给 CS1,CS2……CSn 端以正脉冲信号,使其相应的三态门的输出数据能分时地到达总线上。 (2)CS 信号不能有两个或两个以上同时有效,否则两个不同的信号将在总线上发生冲突,即总线不能同时既为 0 又为 1。 (3)如果所有 CS 信号均无效,总线处于高阻状态。 4、试分析下图所示的 CMOS 电路,说明它们的逻辑功能 解:从图上看,这些电路都是三态门电路,分析这类电路要先分析使能端的工作情况,然后再分析逻辑功能。 (a)当=0时,TP2和TN2均导通,由TP1和TN1组成的反相器正常工作,; 当=1时,TP2和TN2均截止,此时无论输入端A为高电平还是低电平,输出端均为高阻态; 因此该电路为低电平使能三态非门。 (b)当=0时,或门的输出为,TP2导通,由TP1和TN1组成的反相器正常工作,; 当=1时,或门的输出为0,TP2和TN1均截止,此时无论输入端A为高电平还是低电平,输出端均为高阻态; 因此该电路为低电平使能三态缓冲器。 (c)当EN=1时,TN2导通,与非门的输出为,由TP1和TN1组成的反相器正常工作,; 当EN=0时,与非门的输出为1,TP1和TN2均截止,此时无论输入端A为高电平还是低电平,输出端均为高阻态; 因此该电路为高电平使能三态缓冲器。 (d)当=0时,传输门导通,由TP1和TN1组成的反相器正常工作,; 当=1时,传输门截止,此时无论输入端A为高电平还是低电平,输出端均为高阻态; 因此该电路为低电平使能三态非门。 5、在用或非门时,对多余输入端的处理方法同与非门的处理方法有什么区别? 解:对于或非门,其多余输入端必须接低电平,否则输出端将永远固定为低电平。而与非门的多余输入端必须接高电平。 6、异或门能作为非门使用吗?为什么? 解:异或门可以作为非门使用。因为根据,若使,必须一端接A,另一端接高电平。此时 7、下图的(a)、(b)、(c)三个逻辑电路的功能是否一样,并分别写出F1、F2、F3的逻辑表达式。 解:根据逻辑门的功能和OC门线与的特点,可以写出 因为F1=F2=F3,说明三个电路的逻辑功能是一样的。 8、写出下图中的各逻辑电路的输出F1、F2的逻辑表达式。 解:E=0时,;E=1时,。将二者合并起来,可写成 因有5kΩ的存在,所以。 9、写出下图中的各个逻辑电路的输出F1、F2、F3的逻辑表达式或真值表。 解:图(a)的C=1时,最上面的PMOS管和最下面的NMOS管都导通, 。C=0时,最上面的PMOS管和最下面的NMOS管都不导通,输出F呈现高阻态。 图(b)的A=1时,传输门导通,MOS管不导通,。A=0时,传输门截止,MOS管导通,构成CMOS非门,此时。 图(c)的传输门始终导通,。 10、试说明能否将与非门、或非门、异或门当做反相器使用?如果可以,各输入端应如何连接? 解:能。将与非门的输入端并接或将其中一端接高电平、或非门的输入端并接或将其中一端接低电平、异或门的其中一端接高电平,如图2-17所示。 11、 指出下图中各门电路的输出是什么状态(

文档评论(0)

wendang_12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档