同步-异步电路接口设计与仿真 asynchronous circuit and interface design.pdfVIP

同步-异步电路接口设计与仿真 asynchronous circuit and interface design.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
同步-异步电路接口设计与仿真 asynchronous circuit and interface design

同步一异步电路接口设计与仿真 同步一异步电路接口设计与仿真木 CircuitandInterface Asynchronous Design 郑敏杰岑峰许维胜 (同济大学控制理论与控制工程,上海201804) 具设计的一款简单异步算术逻辑单元为例,并通过仿真,研究了同步一异步电路接口设计的方法,为异步电路模块融 合进同步电路模块提供了思路。 关键词:同步一异步接口 异步电路握手协议异步电路设计工具算术逻辑单元 doi:10.3969/j.issn.1007—080X.2010.01.013 Abstract:Theof circuit moreandmore of advantageasynchronousgets attention,theintegration circuitisa trend.Useda ALU Balsa circuittoolfor asynchronousmajor asynchronousdesignedby asynchronous example, and simulationto the methodoftheinterfaceof aideathat through studydesign synchronous-asynchronouscircuit,provided circuitmodule into module. asynchronous integratedsynchronous circuithandshake interface circuit Keywords:asynchronous protocolsynchronous—asynchronousasynchronous toolarithmeticunit design logic 0 引 言 完成大规模电路设计。针对同步电路和异步电路的各自优点, 相比于同步电路,异步电路的优势体现在: (1)低功耗。免去了系统全局时钟,可以有精细度的时钟想在SoC芯片中被日益广泛应用B’。由于涉及多时钟域和异 门控和零备用功耗。 (2)高速。运算速度m实际局部延时决定,而不是全局最接口1通常在同步端的两侧增加可暂停时钟,接口处用异步握 差延时决定。 手通信,或者接口当中增加FIFO提高吞吐效率。 (3)低电磁噪声辐射。局部时钟倾向于随机启动。 桕异于GALS设计思想,本文将研究的是与其相反的同步 (4)更好的可重组性和模块化。采用简单的握手接口和局电路包罔异步电路的设计思想。由于在实际电路设计中,某些 部时钟。 模块采用的是异步设计,而其余模块采用的是同步设计,可以对 (5)没有时钟分配和时钟偏差问题。因为没有全局时钟信异步电路模块进行封装,使其与其他同步模块进行协调工作,因 号,所以不需要在整个电路中以最小相位偏差来分配时钟。 此同步一异步电路接口成为至关重要的问题。本设计在接口处 (6)良好的环境适应能力。异步系统能在晶体管阈值下仍采用的是可暂停时钟、FIFO综合使用的思想。为阐述明白,利 能保持逻辑和时序功能的正确执行。 用Balsa异步电路设计工具,设计一款简单异步算术逻辑单元 但由于异步电路缺少完善的测试流程和测试方法以及缺 少比较成熟的EDA工具…,所以目前仍难以采用异步方法独立的功能,用四相单轨握手协议实现其异步接口,最后进行异步电 }基金项目:国家自然科学基金资助项目,项目编号 作者简介:郑

您可能关注的文档

文档评论(0)

hello118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档