- 1、本文档共13页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1621BLCD液晶驱动芯片
深圳市菲诺克科技有限公司
LCD控制驱动电路
概述
1621 是用来对MCU 的I/O 口进行扩展的外围设备。显示矩阵为32 ×4 ,是一个128点阵式存储器映
射多功能LCD驱动电路。HK1621 的软件特性使它很适合应用于LCD显示,包括LCD模块和显示子系统。
在主控制器和HK1621 之间的接口应用只需要3或4个端口。Power down命令可以减少电源损耗。
功能特点
工作电压:2.4V~5.2V 有8种时钟/WDT可供选择
片内256kHz 的RC振荡电路 32 ×4的LCD驱动
外接32.768kHz或256kHz 的晶振输入 32 ×4位的显示RAM
1/2或1/3的偏置,1/2、1/3或1/4的占空比 3端串行接口
内部时钟频率 内部LCD驱动频率
两种蜂鸣器频率可供选择(2kHz/4kHz ) 软件设置
Power down命令减少电源损耗 数据模式和命令模式指令
内部时钟和WDT看门狗电路 R/W地址自动累加
时钟和WDT 的溢出输出 三种数据访问模式
VLCD端子是用来调节LCD 电压的
管脚排列图
Rev 1.0 2014-3-24
1/13
TEL
管脚说明
序号 名称 I/O 功能描述
片选信号输入端(带上拉电阻)。当 为逻辑高电平数据
CS
和命令不能读出或写入。串行接口电路复位。但是如果CS
9 CS I
为逻辑低电平,控制器与HK1621之间可以传输数据和命令
。
READ 时钟输入端(带上拉电阻)。RAM 中的数据在RD 信
10 RD I 号的下降沿被输出到DATA线上,主控制器可以在下一个上
升沿锁存这个数据。
WRITE 时钟输入端(带上拉电阻)。在WR 信号的上升沿
11 WR I
,DATA线上的数据被锁存到HK1621 。
12 DATA I/O 串行数据输入/输出端(带上拉电阻)。
13 VSS — 接地端。
15 OSCI I OSCI和OSCO端连接到一个32.768kHz的晶振用于产生系统
时钟。如果使用外接时钟,则连接到OSCI端。但如果选用
14 OSCO O
片内的RC振荡电路,则OSCI和OSCO端悬空。
16 VLCO
文档评论(0)