.USRP 使用说明.pptVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
USRP 使用说明 信息安全研究中心 周侃 介绍 用于通信系统中的数字基带和中频部分 使信号在基带或中频和射频之间作转换 所有的和波形相关的操作,比如调制解调都在CPU上执行 所有的具有普遍性的高速处理如数字上下变频,差值与降采样等都在FPGA中实现 介绍 性能 4 high-speed analog to digital converters (ADCs), each at 12 bits per sample, 64 million samples per second 4 high-speed digital to analog converters (DACs), each at 14 bits per sample, 128 million samples per second 性能 开始 安装GNU RADIO的所有库文件 下载源代码: $ svn co /svn/gnuradio/branches/releases/3.2 gnuradio $ svn co /svn/gnuradio/trunk gnuradio 编译安装 $ ./bootstrap # Do NOT perform this step if you are building from a tarball. $ ./configure $ make $ make check $ sudo make install 使用USRP Mechanical Connection Electrical Connections 工作电压、电流:6V 4A USB2.0 不支持USB1.1 Troubleshooting 上电后LCD指示灯会闪烁,当程序被烧录进FPGA后,闪烁会变慢。如果LCD无闪烁或者不亮说明连接有问题 Standard FPGA Con?guration Standard FPGA Con?guration 工作于全双工模式——收发分离 The multiple RX channels (1,2, or 4) must all be the same data rate (i.e. same decimation ratio). The same applies to the 1,2, or TX channels On the RX side, each of the 4 ADCs can be routed to either of I or the Q input of any of the 4 downconverters. The digital upconverters on the transmit side are actually contained in the AD9862 CODEC chips, not in the FPGA. The only transmit signal processing blocks in the FPGA are the interpolators. The interpolator outputs can be routed to any of the 4 CODEC inputs. Daughterboard Interface 每个子板可以连接4个高速信号转换器中的两个(非IQ采样信号)。这意味着每块子板可以有2个独立的射频部分和天线。 ADC输入信号的最大带宽是200MHz,这也就是IF可选的最大值。如果可以忍受几个DB的衰减,最大带宽可以扩展到500MHz 每块子板都有一个标号用于软件的编程。有一个EEPROM存有重要的配置信息,如果它没有被编程,每次运行USRP都有有警告 Analog Interface 每一个RX子板接有一个0~20dB的可变增益放大器。在增益是0是,输入的峰峰值最大为2V,如果增益是20dB,则为0.2V 如果信号是交流耦合的,那无需直流偏移,只需打开内部的缓冲;如果信号是直流耦合的,则必须给输入的正负极加上Vdd/2 (1.65V)的直流偏置,并且关闭内部缓冲 每一块TX子板的电流输出介于0~20mA,并且因为输出阻抗大,可以通过增减电阻来达到阻抗匹配 每一块子板可以另外专用2个低速的ADC输入,并且可以共享4个低速的DAC输入信号。这些低速的输入信号可以用于控制。 Digital Interface Connector Pinouts * * *

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档