一种基于DSP平台的快速H.264编码算法的设计.pdfVIP

一种基于DSP平台的快速H.264编码算法的设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2008年第 3期总第 266 一 种基于DSP平台的快速H.264编码算法的设计 周冬跃,肖万能,苏成悦,梁 力 (广东工业大学 广东 广州 510006) 摘 要:H.264协议是最先进的视频编码标准,但其算法复杂度也是超常的。为了解决这个问题,提出一种采用TI公 司的最新多媒体处理器Davinci DM6446为核心的硬件平台,而在算法上提出了新的基于拉各朗日(Lagrange)的快速算法, 充分利用中间结果,预先排除一些可能性小的预测模式,然后快速完成对运动估计的判决和模式选择的优化处理。实验结 果表明:该方法可以有效地解决实时性差的问题,实现具有参考价值的H.264编码器。 关键词:DM6446;编码器;率失真优化;视频压缩;拉各朗日 中图分类号:TN919.8 文献标识码:B 文章编号:1004—373X(2008)03—119一o3 Design of Fast H.264 Coding Arithmetic Based on DSP Platform ZHOU Dongyue,XIAO Wanneng,SU Chengyue,LIANG Li (Guangdong University of Technology,Guangzhou,510006,China) Abstract:Although H.264 is the most advanced video encoding standard,realizing of the video encoder arithmetic is very complex.In order tO solve this problem,based on the DSP chip of TI S TMS32ODM6446,it designs an arithmetic of H.264 an— coder based on Lagrange fast arithmetic.Intermediate computing results are used to reduce the predicting modes.And the opti— mal mode is selected.Experimental results show that the paper can solve the problem and realize video encoder of H.264. Keywords:DM6446;encoder;RDO;video compress;Lagrange 视频压缩编码标准 H.264/AVC是由 ISO/IEC和 强型的哈佛结构总线,其CPU内部有2个数据通道,8个 ITU—T组成的联合视频专家组(JVT)制定的,他引进了 32 b的功能单元,2个通用寄存器组(A和B),可同时执行 一 系列先进的视频编码技术,如4×4整数变换、空域内的 8条32 b长指令。如果能充分利用这8个功能单元,总字 帧内预测,多参考帧与多种大小块的帧间预测技术等,标 长为256 b的指令包同时分配到8个并行处理单元,在完 准一经推出,就以其高效的压缩性能和友好的网络特性受 全流水的情况下,该芯片的指令吞吐量将达到594×8— 到业界的广泛推崇。特别是在2004年7月JVT组织做了 4 752 MIPS。处理器具有双 16 b扩充功能,芯片能在一 重要的保真度范围扩展的补充后,更加扩大了标准的应用 个周期内完成双16 b的乘法、加减法、比较、移位等操作。 该芯片内部支持两级Cache,其中第一级32 kB的程序缓 范围,但同时巨大的运算量却成为其广泛应用的瓶颈。考 存器L1P,80 kB的数据缓存器L1D,而第

文档评论(0)

yingzhiguo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5243141323000000

1亿VIP精品文档

相关文档