- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2009-2012全国硕士研究生入学考试计算机组成原理选择题及答案
11.冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是( )??
A.指令操作码的译码结果??
B.指令和数据的寻址方式??
C.指令周期的不同阶段???
D.指令和数据所在的存储单元??
12、下列选项中,能缩短程序执行时间的措施是( )I 提高CPU时钟频率,II优化数据通路结构,III对程序进行编译优化
A:仅I和II????
B:仅I和III????
C:仅II和III????
D:I,II,III?
12、下列选项中,描述浮点数操作速度指标的是( )。
A.MIPS
B.CPI
C.IPC
D.MFLOPS?
12.一个C语言程序在一台32位机器上运行。程序中定义了三个变量xyz,其中x和z是int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y后,xyz的值分别是( )??
A.X=0000007FH,y=FFF9H,z??
B.X=0000007FH,y=FFF9H,z=FFFF0076H??
C.X=0000007FH,y=FFF7H,z=FFFF0076H??
D.X=0000007FH,y=FFF7H,z???
13.浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27×29/32,Y=25×5/8,则用浮点加法计算X+Y的最终结果是( )??
? A.00111?1100010??
B.00111?0100010??
? C.01000?0010001??
D.发生溢出????
13、假定有4个整数用8位补码分别表示r1=FEH ,r2=F2H ,r3=90H,r4=F8H,若将运算结果存放在一个8位的寄存器中,则下列运算会发生溢出的是( )
A:r1*r2????
B:r2*r3????
C:r1*r4????
D:r2*r4
14、假定变量i、f和d的数据类型分别为int、float和double(int用补码表示,float和double分别用IEEE 754单精度和双精度浮点数格式表示),已知i=785,f=1.5678e3,d=1.5e100。若在32位机器中执行下列关系表达式,则结果为 “真”的是:I. i == (int) (float) i?????
II. f == (float) (int) fIII.f == (float) (double) f????
IV. (d+f) - d == f
A.仅I和II?
B.仅I和III?
C.仅II和III?
D.仅III和IV
13、float 型数据通常用 IEEE754 单精度浮点数格式表示。如编译器将 float 型变量 x 分配在一个 32 位浮点寄存器 FR1 中,且 x =-8.25,则 FR1 的内容是( )。
A.C104 0000H
B.C242 0000H
C.C184 0000H
D.C1C2 0000H?
14.某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是( )??
A.0?
B. 2? ?
C. 4??
D. 6??
15.某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是( )??
A.1、15????
B.2、15???????
C.1、30????????
D.2、30??
21.假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是( )??
A.5%??
B. 9.5%??
C. 50%??
D. 95%??
15、假定用若干个2k*4位芯片组成一个8k*8位存储器,则地址0
文档评论(0)