实验八 触发器的逻辑功能测试.ppt.ppt

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验八 触发器的逻辑功能测试.ppt

实验八 触发器的逻辑功能测试 一、实验目的 1.学习测试触发器逻辑功能的方法; 2.掌握JK触发器的逻辑功能及触发方法; 二、实验仪器与设备 1.电子技术实验箱 2.数字万用表 3.74LS112 三、实验原理 四、实验内容及步骤 1. 清零与置位功能测试,填表3-4-1。 2.按表3-4-2要求,测试并记录触发器的逻辑功能。 3.使触发器处于计数状态(J=K=1)且令Q初始状态为0,CP端输入f=80KHZ的方波信号,记录CP和Q的工作波形。 * * JK触发器逻辑符号 JK触发器逻辑功能表 集成边沿 JK 触发器 CT74LS112 CT74LS112逻辑符号 CT74LS112功能表 在 RD = SD = 1 时,触发器在 CP 下降沿到达时刻才 能接收 J、K 端的输入信号。RD 和 SD 端输入的信号对触 发器的控制作用优先于 CP 和 J、 K 端的信号。 1 × × × 0 0 Qn × × 1 1 1 在 CP↓时刻执行 JK 功能 Qn 1 1 ↓ 1 1 1 0 1 ↓ 1 1 0 1 0 ↓ 1 1 保持 Qn 0 0 ↓ 1 1 异步置 1 1 × × × 0 1 异步置 0 0 × × × 1 0 说 明 Qn+1 K J CP SD RD 不允许 74LS112外部引脚图 *

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档