- 11
- 0
- 约 7页
- 2017-08-30 发布于天津
- 举报
集成电路的后端设计-read
集成电路的后端设计
集成电路的后端设计包括版图设计和验证。我们采用Cadence 的Virtuoso
Layout Editor 的版图设计环境进行版图设计。利用Virtuoso Layout Editer 的集成验
证工具DIVA进行了验证。验证的整个的过程包括:设计规则检查(Design Rule
Checking 简称DRC )、电学规则检查(Electronics Rule Checking 简称ERC )、
电路图版图对照(Layout Versus Schematic 简称LVS )、以及版图寄生参数提取
(Layout Parameter Extraction 简称LPE )。
版图设计流程
1、整体设计:确定版图主要模块和焊盘的布局。这个布局图应该和功能框图或
电路图大体一致,然后根据模块的面积大小进行调整。布局设计的另一个重要的
任务是焊盘的布局。焊盘的安排要便于内部信号的连接,要尽量节省芯片面积以
减少制作成本。焊盘的布局还应该便于测试,特别是晶上测试。
2、分层设计:设计者按照电路功能划分整个电路,对每个功能块进行再划分,
每一个模块对应一个单元。从最小模块开始到完成整个电路的版图设计,设计者
需要建立多个单元。这一步就是自顶向下的设计 。这样做有很多好处,最为突
出
原创力文档

文档评论(0)