基于maxplus的cpu设计试验报告-read.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于maxplus的cpu设计试验报告-read

基于Max+Plus的cpu设计实验报告 实验目的 深刻理解cpu流水线的工作方式 了解造成流水线stall的3种hazard 理解pipelining对于计算机性能的意义 明白使用RISC(精简指令集)的原因 掌握forwarding技术 实验内容 用5部流水方式实现MIPS指令 对于 Data hazard实现forwarding技术 对于Control hazard 实现stall 对于Structural hazard实现小Harvard结构 实验步骤 安装实验环境 安装Max+Plus 导入License MaxPlus即可使用 熟悉MaxPlus开发环境 创建一个工作目录,例如:c:\code 启动MaxPlus 在MaxPlus窗口中新建一个Graphic Editor file 在Graphic Editor 窗口中双击,添加一些控件,例如:选取prim控件库中的and2, 那么Graphic Editor file 中添加了一个两输入一输出的与逻辑控件。 保存Graphic Editor file,例如:保存为component1.gdf 设置项目环境为当前文件,例如:当前文件是component1.gdf, 选择菜单 File - Project - Set Project to Current File 启动编译,选择菜单Max+plus II - Compiler 选择菜单Processing - Functional SNF Extractor 开始编译 新建一个Waveform Editor file 鼠标右击Node - Enter Nodes from SNF...List = OK 设置时间间隔Options - Grid size 设置输入波形 保存Waveform Editor file 启动模拟Max+plus II - Simulator,可以根据需要设置模拟时间 开始模拟,可以看到输出波形 点击之前的Graphic Editor file 自动生成控件File - Create Default Symbol 了解MIPS指令 MIPS指令集是典型的RISC,具有RISC的特点 指令定长 32个通用寄存器 LOAD/STORE结构 跳转指令的条件简单 指令中的寻址字段固定 本次实验需要实现的指令集 Bit 31..26 25..21 20..16 15..11 10..6 5..0 R-type Op rs rt rd sa func add 000000 rs rt rd 00000 100000 rd - rs + rt sub 000000 rs rt rd 00000 100010 rd - rs - rt and 000000 rs rt rd 00000 100100 rd - rs rt or 000000 rs rt rd 00000 100101 rd - rs | rt sll 000000 00000 rt rd sa 000000 rd - rt sa srl 000000 00000 rt rd sa 000010 rd - rt sa (logical) sra 000000 00000 rt rd sa 000011 rd - rt sa (arithmetic) I-type Op rs rt immediate addi 001000 rs rt immediate rt - rs + (sign-extend)immediate andi 001100 rs rt immediate rt - rs (zero-extend)immediate ori 001101 rs rt immediate rt - rs | (zero-extend)immediate lw 100011 rs rt immediate rt - memory[rs + (sign-extend)immediate] sw 101011 rs rt immediate memory[rs + (sign-extend)immediate] - rt beq 000100 rs rt immediate if (rs == rt) PC - PC+4 + (sign-extend) immediate2 bne 000101 rs rt immediate if (rs != rt) PC - PC+4 + (sign-extend) immediate2 J-type Op address j 000010 address PC - (PC+4)[31..28],address,0,0

您可能关注的文档

文档评论(0)

ailuojue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档