- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AD9851信号发生器电路图原理.pdf
AD9851信号发生器电路图原理
本文基于直接数字频率合成(DDS)原理,采用AD9851型DDS器件设计一个信号发生器,实现
50 Hz~60 MHz范围内的正弦波输出。通过功率放大,在50Ω负载的情况下,该信号发生器
在50 Hz~10 MHz范围内输出稳定正弦波,电压峰峰值为0~5V±0.3V。
0 引言
直接数字合成(Direct Digital Synthesis—DDS)是近年来新的电子技术。单片集成的
DDS产品是一种可代替锁相环的快速频率合成器件。DDS是产生高精度、快速变换频率、输
出波形失真小的优先选用技术。DDS以稳定度高的参考时钟为参考源,通过精密的相位累加
器和数字信号处理,通过高速D/A变换器产生所需的数字波形(通常是正弦波形),这个数
字波经过一个模拟滤波器后,得到最终的模拟信号波形。
DDS系统一个显著的特点就是在数字处理器的控制下能够精确而快速地处理频率和相位。除
此之外,DDS的固有特性还包括:相当好的频率和相位分辨率(频率的可控范围达μHz级,
相位控制小于0.09°),能够进行快速的信号变换(输出DAC的转换速率百万次/秒)。
1 AD9851集成芯片简介
AD9851是在AD9850的基础上,做了一些改进以后生成的具有新功能的DDS芯片。AD9851
相对于AD9850的内部结构,只是多了一个6倍参考时钟倍乘器,当系统时钟为180MHz时,在
参考时钟输入端,只需输入30 MHz的参考时钟即可。AD9851是由数据输入寄存器、频率/
相位寄存器、具有6倍参考时钟倍乘器的DDS芯片、10位的模/数转换器、内部高速比较器
这几个部分组成。其中具有6倍参考时钟倍乘器的DDS芯片是由32位相位累加器、正弦函数
功能查找表、D/A变换器以及低通滤波器集成到一起。这个高速DDS芯片时钟频率可达
180MHz,输出频率可达70 MHz,分辨率为0.04Hz。
AD9851可以产生一个频谱纯净、频率和相位都可编程控制且稳定性很好的模拟正弦波,
这个正弦波能够直接作为基准信号源,或通过其内部高速比较器转换成标准方波输出,作为
灵敏时钟发生器来使用。
AD9851的各引脚功能如图1所示。
图1 AD9851引脚示意图
D0~D7:8位数据输入口,可给内部寄存器装入40位控制数据。
PGND:6倍参考时钟倍乘器地。
PVCC:6倍参考时钟倍乘器电源。
W-CLK:字装入信号,上升沿有效。
FQ-UD:频率更新控制信号,时钟上升沿确认输入数据有效。
FREFCLOCK:外部参考时钟输入。
CMOS/TTL脉冲序列可直接或间接地加到6倍参考时钟倍乘器上。在直接方式中,输入
频率即是系统时钟;在6倍参考时钟倍乘器方式,系统时钟为倍乘器输出。
AGND:模拟地。
AVDD:模拟电源(+5 V)。
DGND:数字地。
DVDD:数字电源(+5 V)。
RSET、DAC:外部复位连接端。
VOUTN:内部比较器负向输出端。
VOUTP:内部比较器正向输出端。
VINN:内部比较器的负向输入端。
VINP:内部比较器的正向输入端。
DACBP:DAC旁路连接端。
IOUTB:“互补”DAC输出。
IOUT:内部DAC输出端。
RESET:复位端。低电平清除DDS累加器和相位延迟器为0 Hz和0相位,同时置数据输
入为串行模式以及禁止6倍参考时钟倍乘器工作。
2 系统硬件设计
2.1 设计方案
本设计方案采用AD9851 芯片的并行数据模式,系统框图如图2所示。系统包含单片机
电路、AD9851 芯片、低通滤波器电路、功率放大电路以及信号输出电路共5部分。其中单
片机电路部分选用通用的51 系列单片机AT89S52,外部晶振频率为12 MHz。低通滤波器
电路选用无源滤波器来进行设计,由于本设计最高输出频率为30 MHz,所以低通滤波器的
截止频率在40 MHz 左右。基准时钟采用贴片封装30.000 0MHz 有源晶振,为AD9851 芯
片提供高稳定度,高精确度的信号源。
图2 系统框图
2.2 低通滤波器电路的设计
低通滤波器电路采用2阶LC椭圆低通滤波器,能有效抑制DDS的输出杂散。电路如图3
所示。
文档评论(0)