- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
成绩评定表学生姓名班级学号专业通信工程课程设计题目设计实现八选一数据选择器评语组长签字:成绩日期201 年 月 日课程设计任务书学 院信息科学与工程学院专 业通信工程学生姓名班级学号课程设计题目设计实现八选一数据选择器实践教学要求与任务:1、了解数字系统设计方法2、熟悉VHDL语言及其仿真环境、下载方法3、熟悉Multisim环境4、设计实现八选一数据选择器工作计划与进度安排:第一周 熟悉Multisim环境及QuartusⅡ环境,练习数字系统设计方法, 包括采用触发器设计和超高速硬件描述语言设计,体会自上而 下、自下而上设计方法的优缺点。第二周 在QuartusⅡ环境中用VHDL语言实现八选一数据选择器,在仿真器上显示结果波形,并下载到目标芯片上,在实验箱上观察输出结果。在Multisim环境中仿真实现八选一数据选择器,并通过虚拟仪器验证其正确性。指导教师: 201 年 月 日专业负责人:201 年 月 日学院教学副院长:201 年 月 日摘要多路数据传送过程中,能够根据需要将其中任意一路选出来的电路,叫做数据选择器。数据选择器除了可以实现一些组合逻辑功能以外,还可以做分时多路传输电路,函数发生器及数码比较器等,常见的数据比较器有2选1,4选1,8选1,16选1电路。数据选择器(MUX)的逻辑功能是在地址选择信号的控制下,从多路数据中选择一路数据作为输出信号。关键词:组合逻辑;多路;选择目 录1课设题目实现原理52实现过程52.1 VHDL实现过程52.1.1建立工程52.1.2VHDL源程序72.1.3编译及仿真过程82.2电路设计92.2.2基于Multisim的设计电路图92.2.3电路仿真结果分析103设计体会114参考文献121课设题目实现原理表1-1 八选一数据选择器真值表DA2A1A0YD0000D0D1001D1D2010D2D3011D3D4100D4D5101D5D6110D6D7111D72实现过程2.1VHDL实现过程2.1.1建立工程a打开桌面上的Quartus,界面如图2.1图 2.1b在file菜单中选择new project wiar,在弹出的窗口中的flle name输入工程名字,注意名字要与实体名一致。如图2.2图2.2c在family中选择cyclone,并且选择EP1C60240C8完成建立工程向导。如图2.3图2.32.1.2VHDL源程序在file菜单选择new建立VHDL file文件,写入代码:LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY EIGHT_XUAN_1 IS PORT( A: IN STD_LOGIC_VECTOR(2 DOWNTO 0); D: IN STD_LOGIC_VECTOR(7 DOWNTO 0); Q: OUT STD_LOGIC); END; ARCHITECTURE one OF EIGHT_XUAN_1 IS SIGNAL Q1: STD_LOGIC; BEGIN PROCESS(A) BEGIN CASE A IS WHEN 000= Q1 = D(0); WHEN 001= Q1 = D(1); WHEN 010= Q1 = D(2); WHEN 011= Q1 = D(3); WHEN 100= Q1 = D(4); WHEN 101= Q1 = D(5); WHEN 110= Q1 = D(6); WHEN 111= Q1 = D(7); WHEN OTHERS = NULL; END CASE; END PROCESS; Q= Q1; END one;2.1.3编译及仿真过程a点击编译按钮即可完成编译;b在file菜单中选择new建立Vecto Waveform File文件;在其窗口的name下边空白处右击鼠标,选择Insert Node Bus,选择Node Finder,在File栏选择Pins:all,点击List后再点击“》”即可c保存Vecto Waveform File文件,点击仿真按钮即可进行仿真;d仿真结果如图2.5。图 2.52.2电路设计2.2.1基于Multisim的设计电路图图2.12是八选一数据选择器逻辑电路图。八选一
您可能关注的文档
最近下载
- 《解析几何》教案--吕林根,许子道.pdf
- 美国加州桥梁抗震caltrans seismic design criteria vlysis.pdf VIP
- 2025云南省临沧市市级单位公开遴选(选调)工作71人笔试参考题库附答案解析.docx VIP
- HSE保障措施优化及实施方案研究.docx VIP
- 2025甘肃省公路交通建设集团武仙公路收费运营人员招聘61人笔试模拟试题及答案解析.docx VIP
- 2025年秋新鲁科版英语四年级上册全册课件.pptx
- 颚式破碎机技术参数.docx VIP
- 2024河南资本集团“方舟”第三批招聘41人笔试参考题库附带答案详解.pdf
- 《时尚配饰设计》课件.ppt VIP
- 高边坡专家论证PPT汇报材料(中建).ppt VIP
文档评论(0)