第3章节 智能仪器输出通道.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章节 智能仪器输出通道

图2.67 双极性转换电路图 下 页 上 页 返 回 2、串行数模转换器及其与微处理器接口 串行数模转换器占用CPU引脚数少、功耗低,在便携式智能仪器中应用广泛,有多家公司生产。 其中TLC5615是美国德州仪器公司生产的具有串行接口的10位DAC芯片,性能价格比高,通过3根串行总线可完成10位数据的串行输入,主要性能特点如下: 下 页 上 页 返 回 l0位CMOS电压输出; 5V单电源供电; 与CPU三线串行接口; 最大输出电压可达基准电压的二倍; 输出电压和基准电压极性相同; 建立时间12.5μ s; 内部上电复位; 低功耗。最大仅1.75mW; (1)引脚功能及内部结构框图 8脚直插式TLC5615的引脚分布如图2.68所示,引脚功能如下: 下 页 上 页 返 回 DIN :串行二进制数输入端; SCLK :串行时钟输入端; :芯片选择端,低电平有效; DOUT :用于级联时的串行数据输出端; AGND :模拟地; REFIN:基准电压输入端;2V~(VDD-2),通常取2.048V OUT :DAC模拟电压输出端; VDD :正电源端,4.5~5.5V,通常取5V。 图2.68 TLC5615引脚图 下 页 上 页 返 回 TLC5615的内部功能框图如图2.69所示,主要由电压跟随器、16位移位寄存器、并行输入输出的10位DAC寄存器、10位DAC转换电路、放大器以及上电复位电路和控制电路等组成。 电压跟随器为参考电压端 提供高输入阻抗(约10MΩ); 16位移位寄存器分为高4位虚拟位、10位数据位以及低2位填充位,用于接受串行移入的二进制数,并将其送入并行输入输出的10位DAC寄存器, 下 页 上 页 返 回 图2.69 TLC5615的内部功能框图 下 页 上 页 返 回 寄存器输出的内容可送入10位DAC转换电路,由DAC转换电路将10位数字量转换为模拟量,进入放大器,放大器将模拟量放大为最大值为2倍于参考电压( )的输出电压,并从模拟电压输出端 端输出。 (2)TLC5615的工作方式 TLC5615有级联和非级联两种工作方式。 非级联方式(单片工作)时,只需从DIN端向16位移位寄存器输入l2位数据,其中,前10位 下 页 上 页 返 回 为待转换有效数据位,且输入时高位在前,低位在后;后两位为填充位,填充位数据任意(一般填入0)。在级联(多片同时)工作方式下,可将本片的DOUT端接到下一片的DIN端,此时,需要向16位移位寄存器先输入高4位虚拟位、再输入10位有效数据位,最后输入低2位填充位。由于增加了高4位虚拟位,所以需要16个时钟脉冲。无论工作于哪一种方式,输出电压: 式中,D为待转换的数字量 下 页 上 页 返 回 (3)TLC5615的时序图 TLC5615的工作时序如图2.70所示,由时序图可看出,串行数据的输入和输出必须满足片选信号 为低电平和时钟信号SCLK有效跳变两个条件。 当片选 为低电平时,输入数据DIN由时钟SCLK同步输入或输出,最高有效位在前,低有效位在后。 下 页 上 页 返 回 输入时SCLK的上升沿把串行输入数据DIN移人内部的16位移位寄存器,SCLK的下降沿DOUT输出串行数据,片选 的上升沿把数据传送至DAC寄存器。 当片选 为高电平时,串行输入数据DIN不能由时钟同步送入移位寄存器;输出数据DOUT保持最近的数值不变而不进入高阻状态。 即SCLK的上升和下降都必须发生在 为低电平期间。为了使时钟内部馈通最小,当片选 为高电平时,输入时钟SCLK为低电平。 下 页 上 页 返 回 图2.70 TLC5615的时序图 (4)TLC5615与微处理器接口电路 TLC5615和AT89C51单片机的一种接口电路如图2.71所示: 下 页 上 页 返 回 图2.71 TLC5615和AT89C51接口电路 TLC5615工作于非级联方式,AT89C51单片机的P3.0~P3.2分别控制TLC5615的片选端 、串行时钟输入端SCLK和串行数据输入端DIN。 设TLC5615的基准电压为2.048V,最大模拟输出电压为4.096V,要输入的12位数据存于R0、R1寄存器中,D/A转换程序段如下: 下 页 上 页 返 回 CLR P3.0 ;片选有效 MOV R2,#4 ;将要送入的前四位数据位数 MOV A,R0 ;前四位数

文档评论(0)

ctuorn0371 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档