1包、集成电路设计软件(一).docVIP

  • 3
  • 0
  • 约1.29万字
  • 约 16页
  • 2017-09-17 发布于湖北
  • 举报
A1包、集成电路设计软件(一) 一、供应商资格要求 1、符合《中华人民共和国政府采购法》第二十二条的规定。 2、供应商的资质要求:无 二、技术要求 编号 货物(软件、服务)名称 招标要求的技术指标 数量 1 逻辑综合器软件升级 1、支持将多种硬件描述语言(VHDL、Verilog、SystemVerilog等)的高级设计描述转换成优化的门级设计 2、可使用图形界面和命令行方式进行操作和调试 3、支持同时优化时序、测试、功耗和面积,同时支持分布式多核优化技术 4、支持快速的数据通路优化技术(DCU),支持数据通路设计的相对位置布局优化技术 5、采用虚拟布局和布线技术,快速达到时序收敛 (DC-G) 6、★支持IEEE1801所定义的功耗设计国际规范 7、提供一年软件升级及技术支持服务。 1 VHDL编译器软件升级 1、具备针对VHDL高级硬件描述语言进行编译的能力 2、提供一年软件升级及技术支持服务。 1 硬件描述语言仿真器软件升级 1、能够提供VHDL/ Verilog HDL混合语言仿真、SystemVerilog等设计验证语言及VMM/UVM/OVM验证方法学支持 2、提供可视化的交互式调试方法,提供形式化逻辑电路验证方法 3、支持对于设计/验证语言(包括方法学/约束/约束等)进行单步/断点调试 4、可提供智能RTL验证解决方案,内置复杂的断言(native assertion)描述、自动测试平台生成技术、以及代码和断言覆盖引擎,支持验证计划 5、 支持复杂数据通道设计的形式比对 6、提供一年软件升级及技术支持服务。 1 设计库软件升级 1、★包括适用于设计和验证工作的主要知识产权组件,含高速数据通路部件、 AMBA片内总线、(8051,6811)存储器组合(存储器控制器、存储器 BIST、存储器构建组块)、标准总线和 I/O的验证 IP、常用 Star IP模型的设计视图、板卡验证 IP(≥10000种)和 ASIC芯片设计者使用的Foundry设计库 2、提供单一使用授权许可即可使用设计库内全部组件 3、提供一年软件升级及技术支持服务。 1 图形化界面软件升级 1、可以为逻辑综合器提供图形化操作界面 2、提供一年软件升级及技术支持服务。 1 静态时序分析器软件升级 1、能进行延时计算、静态时序分析和签收 2、能使用图形界面和命令行方式进行操作,支持检测设计的约束条件,包括在各种负载、温度和电源电压情况下的时序和功耗约束等,支持信号串扰分析以及噪音分析 3、支持分布式多模多角(Multi-corner Multi-mode)分析能力,能够生成完整统一的报告 4、支持IEEE1801所定义的功耗设计国际规范,提供泄漏电流的优化的脚本反馈给物理优化工具 5、支持与逻辑综合工具的连接,使用相同的工艺库、数据库、软件环境和命令 6、支持亿门级别全芯片门级静态时序分析和时序 7、提供一年软件升级及技术支持服务。 1 功耗分析器软件升级 1、具备对千万门级的电路的分析能力,支持门控时钟电路有效性分析功能 2、与SPICE相比,门级性能的估算误差为5%-10% 3、提供基于事件的峰值功耗验证分辨率达100ps的分析能力 4、提供一年软件升级及技术支持服务。 1 波形分析器软件升级 1、支持多种波形格式(超过40余种),实时波形显示和64bit文件系统 2、支持频谱分析、史密斯园图、极坐标图等分析功能 3、支持交互式眼图、柱状图、二维/三维等扫描分析,内嵌ADC、DAC、PLL、DSP、Memory等设计的专业测试工具包 4、提供一年软件升级及技术支持服务。 1 高精度电路仿真器软件升级 1、支持主流的业界标准和知识产权仿真模型 2、支持多种互联和信号完整性分析 3、支持大量单元特性的功能 4、提供对电路优化、对设计进行测定分析的功能 5、提供一年软件升级及技术支持服务。 1 数字设计自动化侦错系统软件 1.为集成电路仿真验证,提供通用调试侦错平台,完成代码查看分析与调试,电路原理图分析与调试,状态机分析和调试,波形查看与对比等功能。 2.能够搭载全部主流RTL 仿真器,提供开放平台接口支持第三方工具和验证流程。 3. ★ 单步快速回追功能,自动快速单步回溯数据通路,支持不定态逻辑的快速追踪。 4.支持混合信号验证,支持SPICE网表,支持验证IP的读入,支持RTL 和C 代码的协同调试。 5. 提供三年免费软件使用授权和三年软件升级及技术支持服务。 5 注:以上加“_________”部分为★条款内容,如不满足,按无效投标处理。 三、服务要求 质保期内提供技术咨询,5*8小时在线服务。 四、投标保证金 1、投标

文档评论(0)

1亿VIP精品文档

相关文档