芯片AD在跳频通信系统中应用.docVIP

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
芯片AD9854在跳频通信系统中的应用 摘? 要:介绍了AD公司新推出的AD9854芯片的主要特性,讨论了将其应用于跳频通信系统中的优势。 关键词:跳频通信系统;频率合成器;直接数字频率合成;锁相环 1 引言跳频通信是扩频通信的主要方式之采用了信号载波频率依照某一特定伪随机序列不断跳变的工作方式,因而具有较强的抗干扰性。为了适应高速数据传输并有效地抑制干扰,要求系统有较高的跳频速率及达到稳定的时间尽可能地短。因此跳频速率是决定整个跳频系统性能的重要参数,其主要取决于对跳频系统中频率合成器的选择,这是系统设计的关键问题。 直接数字频率合成(DDS)技术是继直接频率合成和间接频率合成之后发展起来的第三代频率合成技术,具有频率转换时间短、频率分辩率高、输出相位连续和全数字化、可编程、便于集成等优点,因此采用DDS芯片作为跳频系统中的频率合成器,必将大大提高整个系统的性能,成为理想的选择。 AD9854是继ANALOG DEVICES公司生产的AD9850之后推出的一种具有更高性能的DDS芯片,在输出频率、频率分辨率、频率和切换速度、调制功能等方面比原有的芯片均有一定程度的提高,用于跳频系统后会使系统设计得到简化,系统性能得到进一步提高。2 AD9854简介 前面讲过,AD9854 DDS是高度集成化的芯片,能产生和输出高稳定度的频率、相位、可编程的正弦、余弦信号,能用于频率合成器、可编程时钟发生器、雷达和扫频系统的扫频源以及有关的测试仪器等之中。 AD9854的主要特征有:(1)内部系统时钟(SYSCLK)最大频率300MHz,输出最大频率150MHz,频率转换速度高达108次/s。 (2)具有移频键控(FSK)、二元相移键控(BPSK)、相移键控(PSK)、脉冲调频(CHIRP)和振幅调制(AM)多种调制功能。 (3)两个48位的可编程频率寄存器,用于存放频率控制字。在300MHz的系统时钟下,频率分辨率可达1uHz(300MHz/248)。通过FSK单引脚输入数据,可自动完成FSK调制。 (4)两个14位的可编程相位偏移寄存器,用于存放相位控制字。通过BPSK单引脚输入数据可自动完成BPSK调制。对于高阶PSK调制,可通过I/O接口改变相位控制字来实现。 (5)12位幅度调制和可编程的“通断整形键控”功能。 (6)具有过渡FSK(RamPed FSK)功能。这种FSK从频率F1变化到F2不具瞬时的,而是经过一个频率扫描的过程,可比传统的FSK提供更好的带宽量。频率变化的斜率可通过设置相应的寄存器来控制。 (7)具有线性和非线性CHIRP功能,可实现宽带扫频和引脚可控制暂停(HOLD)扫频。 (8)对相位累加器输出的瞬时相位进行17位的截断,保证有良好的SFDR(Sprious Free Dynamic Range)特性。 (9)内置基于锁相环(PLL)的可编程参考时钟倍乘器,倍乘范围为4X-20X,可将较低频率的输入参考时钟转化为较高频率的系统时钟,降低对时钟源的要求。参考时钟可以单端输入,也可差分输入。 (10)内部集成有两个12位的D/A转换器,在I、Q通道分别输出余弦和正弦信号。Q数模转换器(QD-AC)还可以被配置为控制数模转换器(控制DAC),并由用户介供12位的二进制数据,用于产生直流电平、交流信号以及控制比较器输出方波的占空比。 (11)内部集成了一个超高速的比较器,可将DDS产生的正弦波转化为方波,用作时钟发生器。 (12)可进行Sin(x)/x校正。通过反辛格函数滤波器对DAC的输入数据进行预均衡,补偿DAC的Sin(x)/x的函数起伏特性,使幅频特性变得平坦。 (13)需要一个更新时钟。从I/O口输入的数据,起初被存放在缓存器中,只有通过更新时钟上升沿的作用才可传入内部寄存器组,使设置生效。这个更新时钟可以通过对内部相关寄存器的编程来周期性地自动生成,也可以直接由外部输入。 (14)支持100MHz的8位并行和10MHz的2线或3线的串行I/O操作。并行I/O操作配有6位地址位、8位双向数据位以及分离的读写控制输入引脚。串行I/O操作支持MSB(最高有效位)和LSB(最低有效应)两种数据传输模式。 (15)具有降低功耗的功能,将不用的功能模块关闭,以降低器件的温度。 (16)采用3.3V单 (17)采用小型80引脚的LQFP封装形式。 除了以上特征外,AD9854有五种工作模式,可通过对控制寄存器中三位模式位的设置来选择。这五种模式分别为单频模式(Single-Tone),无过渡频移键控制模式(Unramped FSK),过渡频移键控模式(Ramped FSK),CHIRP和BPSK模式。这里只对Unramped FSK,即传统FSK模式进行讨论。 在Unramped FSK模式下,首先将要跳变的两个频

文档评论(0)

ipad0b + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档