第五单元 逻辑门电路课件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高电平和低电平的含义 其它类型TTL门电路 第七节 逻辑门的接口电路 集电极开路门(OC门) 1 0 普通TTL门输出端并联出现的问题 两个TTL与非门输出端直接并联,设门1输出高电平、门2输出低电平,则产生一个大电流。 门1输出高电平, T4导通、T5截止。 门2输出低电平, T5导通。 1.抬高门2输出低电平; 2.会因功耗过大损坏门电路。 注:普通TTL输出端不能直接并联使用。 UCC→门1的R5、T4→门2的T5 →产生一个大电流。 ? (一)OC门的电路结构 当输入端全为高电平时,T2、T5导通,输出F为低电平; 输入端有一个为低电平时,T2、T5截止,输出F高电平接近电源电压UC。 ? OC门实现与非逻辑功能。 集电极开路门(OC门) 输出低电平0.3V 高电平为UC(5~30V) A B F ? 逻辑符号: RL UC 集电极开路与非门(OC门) (二)OC 门实现线与逻辑 负载电阻RL的选择 集电极开路门(OC门) 相当于与逻辑 F RL UC 等效逻辑符号 (三)OC门应用--电平转换器 OC 门需外接电阻,所以电源UCC可以选5V~30V。OC 门作为TTL电路可以和其它不同类型、不同电平的逻辑电路进行连接。 集电极开路门(OC门) 当UDD=UCC时 ,如CMOS电源电压UDD = 5V,一般TTL门可以直接驱动CMOS门。 TTL电路驱动CMOS电路图 当UDD≠UCC时 ,如CMOS的UDD = 5V~18V,特别是UDDUCC时,可以选用TTL的OC门电路实现电平变换。 (三)OC门应用--驱动感性器件 在数字设备中,常会碰到用门电路驱动大电流的情况,例如驱动感性器件,利用OC门可以实现大电流的驱动。合理选择UC,使驱动电流小于OC门中T5所能承受的最大值。 集电极开路门(OC门) 驱动干簧继电器的电路连接 驱动脉冲变压器的电路连接 三态输出逻辑门(TSL门) (一)三态门工作原理 当 E=0时,T4截止,C端输出高电平,D2截止,则右侧电路执行正常与非功能F=AB。 1 0 1V 1V 输出F端处于高阻状态记为Z。 Z 当 E= 1时, TSL门输出具有高、低电平状态外,还有第三种输出状态 — 高阻状态,又称禁止态或失效态。 非门是三态门的状态控制部分 六管TTL与非门 T6、T7、 T9、 T10均截止 增加部分 E使能端 使 能 端 的 两 种 控 制 方 式 低电平使能 高电平使能 三态门的逻辑符号 A B F ? E F A B ? E 三态输出逻辑门(TSL门) 1. 实现总线结构 任何时刻只能有一个控制端有效,即只有一个门处于数据传输,其它门处于禁止状态。 2. 实现双向数据传输 当E=0时,门1工作,门2禁止,数据从A送到B; 当E=1时,门1禁止,门2工作,数据从B送到A。 三态输出逻辑门(TSL门) (二)三态门的应用 总线 0 1 TTL门驱动CMOS门 系统设计的需要,将从速度、复杂性和功能等方面选择合适的系列芯片,或者从几种系列中选择性能最佳的芯片,组装起来。在不同逻辑器件混合使用的系统中,常常碰到不同系列逻辑芯片的接口问题。 CMOS门驱动TTL门 门电路带负载的接口电路 有两个方面的接口问题需要考虑。 1. 驱动门为负载门提供足够大的灌电流和拉电流。 驱动门与负载门电流之间的驱动应满足: IOH(max)≥nIIH(max) ,IOL(max)≥mIIL(max) (n和m是负载电流的个数) 2. 驱动门的输出电压应在负载门所要求的输入电压范围内。 驱动门与负载门之间的逻辑电平应满足: UOH(min)≥UIH(min),UOL(max)≤UIL(max)。 第七节 逻辑门的接口电路 TTL门驱动CMOS门 TTL采用74LS系列,CMOS采用74HC系列,且电源电压相同都为5V。只有一个条件不满足,TTL门电路输出高电平2.7V,CMOS电路的输入高电平要求高于3.5V。 1. 电源电压相同 接一上拉电阻Rx,使TTL门电路的输出高电平升高至电源电压,以实现与74HC电路的兼容。 TTL门驱动CMOS门 CMOS电源UDD高于TTL电源UCC 2. 电源电压不同 方案一:选用具有电平偏移功能的CMOS电路,该电路有两个电源输入端:UCC=5V

文档评论(0)

xiaofei2001129 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档