DSP2-F28335的结构原理.pdf

  1. 1、本文档共45页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DSP2-F28335的结构原理

全国教育科学“十一五”规划课题研究成果 《DSP控制器原理与应用教程》 基于TMS320F28335 CCS5 主编 李全利 马骏杰 张思艳 高等教育出版社2016.11 第二章 F28335的结构原理 (一)、F28335的内部结构 (二)、F28335的CPU (三)、F28335的存储器配置 (四)、F28335的时钟及其控制 (一)、 F28335的内部结构 一、F28335的基本组成 二、F28335的总线结构 一、F28335的基本组成 Program Bus (程序总线) ePWM BootROM OTPROM eCAP Sectored SARAM DMA Flash (8KW) (1KW) 6 CH. (34KW) eQEP (256KW) 存储器 A(19-0) DMA总线 12- bit ADC F T N I 片上外设 X D(31-0) 系统控制 CAN2.0B Atomic 乘法器 辅助 时钟管理 2 ALU 寄存器组 FPU I C (R-M-W) (32x32 bit) (32 bit) Watchdog SCI 定时器*3 SPI 寄存器总线 PIE 实时JTAG CPU (96个中断) McBSP 仿真逻辑 Data Bus (数据总线) 88*GPIO 4 2017/3/1 Wednesday Program Bus (程序总线)

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档