- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字电子技术基础》第3讲 门电路
型 号 名 称 主 要 功 能 74LS00 四2输入与非门 ? 74LS02 四2输入或非门 ? 74LS04 六反相器 ? 74LS05 六反相器 OC门 74LS08 四2输入与门 ? 74LS13 双4输入与非门 施密特触发 74LS30 8输入与非门 ? 74LS32 四2输入或门 ? 74LS64 4-2-3-2输入与或非门 ? 74LS133 13输入与非门 ? 74LS136 四异或门 OC输出 74LS365 六总线驱动器 同相、三态、公共控制 74LS368 六总线驱动器 反相、三态、两组控制 TTL集成门电路系列 CMOS电路与TTL电路比较: (1)CMOS电路的工作速度比TTL电路的低。 (2)CMOS带负载的能力比TTL电路强。 (3)CMOS电路的电源电压允许范围较大,约在 3~18V,抗干扰能力比TTL电路强。 (4)CMOS电路的功耗比TTL电路小得多。门电路的功耗只有几个μW,中规模集成电路的功耗也不会超过100μW。 (5)CMOS集成电路的集成度比TTL电路高。 (6)CMOS电路容易受静电感应而击穿,在使用和 存放时应注意静电屏蔽,焊接时电烙铁应接地 良好,尤其是CMOS电路多余不用的输入端不 能悬空,应根据需要接地或接高电平。 CMOS电路与TTL电路比较: 多余输入端的处理措施 处理原则: 不能影响输入与输出之间的逻辑关系 。 数字集成电路中多余的输入端在不改变逻辑关系的前提下可以并联起来使用,也可根据逻辑关系的要求接地或接高电平。TTL电路多余的输入端悬空表示输入为高电平;但CMOS电路,多余的输入端不允许悬空,否则电路将不能正常工作。 对于TTL门,一般可将多余的输入端通过上拉电阻(1~3 K?)接电源正端;也可利用反相器将其输入端接地;通过大电阻接地(逻辑1的处理)。直接把多余端接地(逻辑0的处理)。 对于CMOS电路,对于输入端可根据需要直接接地(逻辑0的处理);或直接接VDD(逻辑1的处理)。 要实现Y=A,输入端B应如何连接? B=0时可实现Y=A,B端应接低电平(接地)。 要实现Y=A ,输入端B应如何连接? ′ B=1时可实现Y=A ,B端应接高电平(接电源)。 ′ 3.6 其他类型的双极型数字集成电路*(自学) DTL:输入为二极管门电路,速度低,已经不用 HTL:电源电压高,Vth高,抗干扰性好,已被CMOS替代 ECL:非饱和逻辑,速度快,用于高速系统 I2L:属饱和逻辑,电路简单,用于LSI(大规模集成电路)的内部电路 · · · 3.7 Bi-CMOS电路*(自学) 3.8 TTL电路与CMOS电路的接口* 由于现在大规模集成电路中,存在着TTL和CMOS两种逻辑电路,故经常会遇到两种电路连接问题,即TTL和CMOS 电路的接口问题。 对于图3.8.1所示电路,无论何种门作为驱动门,都必须为负载门提供合乎标准的高、低电平和足够的驱动电流。即要满足下列各式: 其中n和m分别为负载电流中IIH、和IIL的个数。 一 用TTL电路驱动CMOS电路 1.用TTL电路驱动4000系列和74HC系列CMOS电路 表3.8.1所示为部分TTL电路系列和CMOS电路系列的参数 3.8 TTL电路与CMOS电路的接口* 表3.8.1 -0.1×10-3 -0.1×10-3 -0.4 -1.6 IIL(max) / mA 0.1 0.1 20 40 IIH(max) / μA 0.8 1 0.8 0.8 VIL(max) / V 2 3.5 2 2 VIH(min) / V 4 4 8 16 IOL(max) / mA -4 -4 -0.4 -0.4 IOH(max) / mA 0.1 0.1 0.5 0.4 VOL(max) / V 4.4 4.4 2.7 2.4 VOH(min) / V CMOS (74HCT系列) CMOS (74HC系列) TTL (74LS系列) TTL (74系列) 电路种类 参数名称 由表中可以看出 3.8 TTL电路与CMOS电路的接口* 表3.8.1 -0.1×10-3 -0.1×10-3 -0.4 -1.6 IIL(max) / mA 0.1 0.1 20 40 IIH(max) / μA 0.8 1 0.8 0.8 VIL(max) / V 2 3.5 2 2 VIH(min) / V 4 4 8 16 IOL(max) / mA -4 -4 -0.4 -0.4 IOH(max) / m
您可能关注的文档
最近下载
- PLC应用技术(西门子S7-1200)全套教学课件.pptx VIP
- 宿州市市直机关遴选公务员考试真题2024.docx VIP
- GBT 35694-2017 光伏发电站安全规程.pdf
- DB41T 2312-2022 波形钢腹板预应力混凝土组合箱梁桥施工规范.pdf VIP
- 征信简版电子版PDF个人信用报告最新版2024年可编辑带水印模板.pdf VIP
- 胃肠道肿瘤的基因检测与个体化治疗.pptx VIP
- 部编版语文四年级上册第二单元综合素质测评B卷(含答案).pdf VIP
- 《道路深层病害探地雷达无损检测技术规范》DB41 T2525-2023.doc VIP
- 中国儿童幽门螺杆菌感染诊治专家共识(2022) .pdf
- 2021届广东省华师附属高级中学(广州总校)三下学期5月综合测试(三模)文科综合地理试卷无答案.pdf VIP
文档评论(0)