s3c2440全套中文手册(无水印版).pdf

  1. 1、本文档共447页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
s3c2440全套中文手册(无水印版)

S3C2440A 32 位CMOS RISC 微控制器 用户手册 S3C2440A RISC 微处理器 产品概述 1 产品概述 引言 此用户手册描述的是三星公司的 16/32 位精简指令集(RISC )微处理器S3C2440A。三星公司的 S3C2440A 为手持设备和普通应用提供了低功耗和高性能的小型芯片微控制器的解决方案。为了降低整体系统成本,S3C2440A 还提供了以下丰富的内部设备。 S3C2440A 基于 ARM920T 核心,0.13µm 的 CMOS 标准宏单元和存储器单元。低功耗,简单,精致,且全静 态设计特别适合于对成本和功率敏感型的应用。它采用了新的总线架构如先进微控制总线构架(AMBA )。 S3C2440A 的突出特点是其处理器核心,是一个由 Advanced RISC Machines (ARM )公司设计的16/32 位 ARM920T 的 RISC 处理器。ARM920T 实现了 MMU ,AMBA 总线和哈佛结构高速缓冲体系结构。这一结构具有独 立的 16KB 指令高速缓存和 16KB 数据高速缓存。每个都是由具有 8 字长的行(line)组成。 通过提供一套完整的通用系统外设,S3C2440A 减少整体系统成本和无需配置额外的组件。综合对芯片的功能 描述,本手册将介绍 S3C2440A 集成的以下片上功能: ● 1.2V 内核供电, 1.8V/2.5V/3.3V 储存器供电, 3.3V 外部 I/O 供电,具备 16KB 的指令缓存和 16KB 的数据缓存和 MMU 的微处理器 ● 外部存储控制器(SDRAM 控制和片选逻辑) ● LCD 控制器(最大支持 4K 色 STN 和 256K 色 TFT )提供1 通道 LCD 专用 DMA ● 4 通道 DMA 并有外部请求引脚 ● 3 通道 UART (IrDA1.0, 64 字节发送 FIFO 和 64 字节接收 FIFO ) ● 2 通道 SPI ● 1 通道 IIC 总线接口(支持多主机) ● 1 通道 IIS 总线音频编码器接口 ● AC’97 编解码器接口 ● 兼容 SD 主接口协议 1.0 版和 MMC 卡协议 2.11 兼容版 ● 2 通道 USB 主机/1 通道 USB 设备( 1.1 版) ● 4 通道 PWM 定时器和 1 通道内部定时器/看门狗定时器 ● 8 通道 10 位 ADC 和触摸屏接口 ● 具有日历功能的 RTC ● 摄像头接口(最大支持 4096×4096 像素输入;2048×2048 像素输入支持缩放) ● 130 个通用 I/O 口和 24 通道外部中断源 ● 具有普通,慢速,空闲和掉电模式 ● 具有 PLL 片上时钟发生器 1-1 产品概述 S3C2440A RISC 微处理器 特性 体系结构 高速缓存存储器 ● 手持设备的完整系统和普通嵌入式应用 ● 64 路指令缓存(16KB )和数据缓存(16KB )的组 ● 16/32 位 RISC 体系架构和 ARM920T CPU 核心的 相联高速缓存 强大的指令集 ● 每行 8 字长度,其中含一个有效位和两个 dirty 位 ● 增强型 ARM 架构 MMU 以支持 WinCE ,EPOC 32 ● 伪随机或循环 robin 置换算法 和 Linux ● 执行直写或回写高速缓存刷新主存储器 ● 指令高速缓存,数据高速缓存,写缓冲和物理地址 ● 写缓冲区可以保存 16 字的数据和 4 个地址 TAG RAM 以

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档