- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四音频输出选择器的VHDL的设计与实现
实验三 四音频输出选择器的VHDL设计与实现
[实验目的]
1. 熟悉QuartusⅡ的VHDL文本设计流程;
2. 学习简单组合电路设计、多层次电路设计;
3. 锻炼采用VHDL语言进行系统设计的能力。
[实验仪器]
Pentium PC机 、 EDA实验箱 各一台
Quartus II 6.0软件
[实验内容]
Quartus II 6.0软件平台不仅有图形编辑器,还包含一个文本编辑器,该编辑器接受用硬件描述HDL编写的文本设计文件。
要求采用VHDL语言设计四音频输出选择器并在EP1C3T144C8芯片上实现其功能。
在QuartusⅡ平台下完成四音频输出选择器底层VHDL设计、输入、编译综合及仿真, 波形验证。
四音频输出选择器原理图参见图5.1.
1) 反相器,触发器,divider8分频器模块,2)二选一多路选择器,mux4to1四选一多路选择器模块
2 完成四音频输出选择器顶层VHDL源程序设计、编辑、编译综合、仿真工作及引脚锁定(此文件与已设计好的底层文件应在同一文件夹中),并在EDA实验系统上进行下载及硬件测试,验证设计功能。
[实验原理]
图5.1给出了四音频输出选择器原理图。
根据系统设计要求,采用层次化的VHDL的结构描述设计方法。
系统顶层定义分频模块和四选一多路开关模块两个元件,采用元件例化语句完成结构描述。分频器产生四个音频信号由四选一多路开关的控制信号S1 S0的编码选择输出。分频器模块由三个D触发器和三个反相器组成,可采用生成语句描述;四选一多路开关由三个二选一多路开关组成,可用元件例化语句完成结构描述。
下面给出了反相器、触发器、分频器、2选一多路选择器及4选一多路选择器的元件图。
图5.5 2选一多路选择器 图5.6 4选一多路选择器内部结构 图5.7 4选一多路选择器
[实验步骤]
一、设计反相器
(一) 建立工作库文件夹和编辑设计文件
1. 建立工作库文件夹
利用Windows资源管理器新建一个文件夹,该文件夹建于D盘中,注意:文件夹名不能用中文,也最好不要用数字。
2. 编辑VHDL源文件
打开Quartus II,选择菜单File→New。在New窗口中的Device Design Files中选择编译文件的语言类型 “VHDL File”,单击OK按钮,进入VHDL文本编辑窗口。输入反相器VHDL源程序。
library ieee;
use ieee.std_logic_1164.all;
entity inv is
port(a:in std_logic;
y:out std_logic);
end inv ;
architecture one of inv is
begin
y=not a;
end one;
3. 文件存盘
完成输入后,选择File→SaveAs命令, 找到新建立的文件夹,将该VHDL文件存盘,存盘文件名应与实体名一致。假如我们设置的文件夹为D:\quar\sy5(此为路径与文件夹名), 反相器的文件名为inv (与程序实体名一致).
4. 创建工程
(1)当出现问句”Do you want to create…”时,若单击“是”按钮,则直接进入创建工程流程,弹出New Project Wizard对话框。或选择菜单”File→New Project Wizard, 弹出New Project Wizard对话框。第一栏已自动选定,第二栏输入inv的当前工程名字;第三栏同时显示inv。
将设计文件加入工程中,单击下方的Next按钮,弹出Add Files对话框,单击Add All按钮,将有关设计文件加入到当前工程中,在此,只须将源文件inv.vhd加入即可。
选择目标芯片。单击Next按钮,选择目标芯片为: Cyclone系列 EP1C3T144C8。
工具设置(选择综合器和仿真器)。单击当前对话框中的Next按钮,在弹出的EDA工具设置窗口EDA Tool Settings,有三个选择项,都选择设置为“NONE”(即不作任何打钩选择),表示都选Quartus II中自带的所有设计工具。
(5) 结束设置。点击Next按钮后,弹出“工程设置统计”窗口,上面列出了此基本内容工程相关设置情况。点击Finish按钮,即完成了当前工程的创建。在左上边的Project Navigator窗口显示本工程项目的层次结构和各层次的实体名。
(二) 编译
(1) 选择FPGA目标芯片。目
您可能关注的文档
- 军事理论A试卷(的答案).doc
- 军事理论的答案 李有祥版本.doc
- 军事理论的答案(无敌终终极版)(13级军理).doc
- 军事理论的试题二.doc
- 军事理论考试的答案.doc
- 农一师高级中学的答案2017.doc
- 农业气象学(2017园艺)考试试卷格式B卷的答案.doc
- 农业气象学测的试题第三章.doc
- 农业气象学的试题与复习.doc
- 农大电路第3套作业的答案.doc
- 初中信息技术项目式学习“深度学习”教学模式探索教学研究课题报告.docx
- 初中物理课堂中科学探究方法的实践研究教学研究课题报告[001].docx
- 航空航天领域表面处理技术革新及2025年应用前景分析报告[001].docx
- 2025版交通枢纽保安劳务承包管理合同.docx
- 航空行业2025年智能化服务与航空旅客需求预测报告[001].docx
- 《数据仓库在智慧城市社区治理决策支持系统中的社区管理与居民参与》教学研究课题报告.docx
- 8.3 同底数幂的除法 课件 冀教版(2024)数学七年级下册.pptx
- 初中无线电测向竞赛对数学空间想象能力的激发研究教学研究课题报告.docx
- 2025版交通枢纽保安个人承包服务合同范本.docx
- 2025版交通枢纽保安劳务承包管理合同.docx
文档评论(0)